基于可编程计数器的时序逻辑电路设计
时间:08-09
来源:互联网
点击:
3 结语
基于可编程计数器的时序逻辑电路设计技术,提出了设计一般时序逻辑电路的状态分配原则及设计步骤,具有实际应用意义。
需要指出,当用单片74LSl61可编程计数器控制EP,ET及构成模数N16的任意进制计数器时,无输入变量,所用状态仅最后一个是非二进制时序,其余均为二进制时序。由功能表可知,需将EP,ET设置为常数1且不需选择,可将图2所示的一般结构中控制EP,ET的数据选择器简化掉,而控制函数仅在最后状态为O,可用门简单控制。
- CD4518逻辑功能测试电路的研究(12-08)
- 针对单纯数字逻辑型电路板ATE设备的设计(12-05)
- 电路常识性概念之MOS管及简单CMOS逻辑门电路原理(12-27)
- 逻辑器件FPGA的永磁无刷直流电机控制电路(12-18)
- 兰州重离子加速器小功率直流电源数字化方案(09-27)
- 基于可逆逻辑电路的脉冲分配器设计(08-12)