微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 电源设计 > 新型高可靠性低功耗6管SRAM单元设计

新型高可靠性低功耗6管SRAM单元设计

时间:11-22 来源:互联网 点击:

2.3 功耗
一般而言,位线是产生动态功耗的主要部分,所以说往往在读/写操作转换过程中位线的变化会消耗主要的功耗,本文对传统6T-SRAM和新型6T-SRAM单元结构进行了功耗仿真,如表1所示。

表1中可以看出,在传统的6T-sRAM读/写过程中,对称结构的两个位线电压的变化是一致的,因而功耗是相同的。新型6T-SRAM单元功耗比传统单元低了很多,这是因为在读/写操作的时候,参与工作的管子数量少,并且只有一个位线参与工作,并且在写0的时候,由于位线是0,所以功耗很低。
2.4 读/写仿真
为了进一步验证新型6T-SRAM读/写功能的正确性,以及与传统6T-SRAM单元的比较,采用HSpice对两种管子进行了读/写仿真。如图4-图7所示。

新型6T-SRAM存储单元的读/写仿真表明,单个存储单元的读/写时间在0.2 ns内,符合存储器在高速状态下运行的需要。

3 结语
本文提出一种新型的SRAM单元,新型6T-SRAM单元有两个单独的数据访问机制,一个是读操作,另外一个是写操作。而且,SRAM单元设计不干扰存储节点的读操作过程。该SRAM单元是在0.18μm工艺下仿真的,新型SRAM采用漏电流保持技术,从而不需要刷新来维持数据,并且仿真显示功耗比较传统SRAM低了很多,读/写速度方面比传统SRAM慢了一点,但是这是在可以接受的范围内。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top