微波EDA网,见证研发工程师的成长!
首页 > 微波射频 > 电磁兼容(EMC) > 混合集成电路EMC的设计

混合集成电路EMC的设计

时间:10-06 来源:互联网 点击:

间距,最好用相应地线回路隔离,减少线间信号串扰。

  每一条高速信号线要限制在同一层上。信号线不要离基片边缘太近,否则会引起特征阻抗变化,而且容易产生边缘场,增加向外的辐射。

  3.3.4时钟线路的布局

  时钟电路在数字电路中占有重要地位,同时又是产生电磁辐射的主要来源。一个具有2ns上升沿的时钟信号辐射能量的频谱可达160MHz。因此设计好时钟电路是保证达到整个电路电磁兼容的关键。关于时钟电路的布局,有以下注意事项:

  (1)所有连接晶振输入/输出端的导带尽量短,以减少噪声干扰及分布电容对晶振的影响。

  (2)晶振电容地线应使用尽量宽而短的导带连接至器件上;离晶振最近的数字地引脚,应尽量减少过孔。

  (3)不要采用菊花链结构传送时钟信号,而应采用星型结构,即所有的时钟负载直接与时钟功率驱动器相互连接。

  4结束语

  文章创新点:从提高系统电磁兼容性出发,结合混合集成电路工艺特点,提出了在混合集成电路设计中应注意的问题和采取的具体措施。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top