微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > JPEG编码器IP核性能优化解决方案

JPEG编码器IP核性能优化解决方案

时间:09-18 来源:互联网 点击:

6月19日,半导体IP供应商CAST公司宣布对其提供的JPEG编码器IP核进行功能及性能优化。

  系统设计师现在有两个速率控制选项可以选择,用于调试JPEG压缩功能的特定应用程序:

  ·有限缓冲,基于模块的速率控制可为缓冲和传输带宽最小化片上内存,产生高质量图像。

  ·Motion JPEG面向视频速率控制可为Motion JPEG数据流最大化视频的质量,同时更有效地使用硬件资源。

  “图像压缩对外行来说简单意味着“JPEG”,但这远非一个’万全之策’的技术 ”。CAST公司行销部副总裁Nikos Zervas说道:“特定的压缩算法及其内部的处理选项的选择可对质量,带宽,内存需求,性能和能量损耗产生巨大的差异。我们能够帮助客户熟悉他们的特定系统,为其决定以及配置最佳编码器,为此我们感到非常自豪。”

  JPEG编码器IP核现在运行于最新的Altera? and Xilinx? FPGA上,高达400Msamples/s。这意味着一个单一的编码器IP核可在低成本的Altera Cyclone-V和Xilinx Artix?-7设备上处理1080p@60fps的视频,也可在更高端的设备上如Altera Stratix? V和Xilinx Virtex?-7 FPGAs上处理4k@30fps的数字电影。同时该IP核也已经新的Xilinx Vivado?工具组测试,具有更好的效率。

  CAST公司提供并支持最广泛、最深层的图像压缩IP核设置和有效的子系统,包括JPEG,Scalado Speedtags JPEG,12/8-bit Extended JPEG,Lossless LJPEG和JPEG-LS,以及JPEG 2000。CAST视频压缩IP核包括多个H.264配置文件,MPEG2和DV。JPEG和H.264 IP核来源于技术合作伙伴Alma 科技有限公司。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top