将SoC平台设计与DSP系统生成器相集成
时间:07-01
来源:互联网
点击:
降低仿真风险
生成包含硬件加速器、DSP数据路径或定制逻辑的完整片上系统很具有挑战性。采用自下而上方式进行仿真以确定数据路径按预期工作,这种方法风险很大,而且维持可支持数据路径的平台接口带宽同样很困难。
我们通过使用标准化接口开发能降低仿真风险的IP。这是因为接口级的交互被抽象化,使我们专注于验证内部数据路径。最后,通过利用开发板、模块和连接的智能自动化功能,我们可生成基于平台的系统,从而满足我们的需求并集成自定义数据路径。
如需了解有关DSP系统生成器的更多详情,敬请访问china.xilinx. com/products/design-toolsvivado/ integration/sysgen.html。如果您有任何问题或意见,请致电电话 (858) 207-5213,或发送电子邮件至daniel.michek@xilinx.com,联系作者Daniel Michek。
生成包含硬件加速器、DSP数据路径或定制逻辑的完整片上系统很具有挑战性。采用自下而上方式进行仿真以确定数据路径按预期工作,这种方法风险很大,而且维持可支持数据路径的平台接口带宽同样很困难。
我们通过使用标准化接口开发能降低仿真风险的IP。这是因为接口级的交互被抽象化,使我们专注于验证内部数据路径。最后,通过利用开发板、模块和连接的智能自动化功能,我们可生成基于平台的系统,从而满足我们的需求并集成自定义数据路径。
如需了解有关DSP系统生成器的更多详情,敬请访问china.xilinx. com/products/design-toolsvivado/ integration/sysgen.html。如果您有任何问题或意见,请致电电话 (858) 207-5213,或发送电子邮件至daniel.michek@xilinx.com,联系作者Daniel Michek。
FPGA SoC DSP 赛灵思 ARM 自动化 仿真 电子 相关文章:
- 在采用FPGA设计DSP系统中仿真的重要性 (06-21)
- 基于 DSP Builder的FIR滤波器的设计与实现(06-21)
- 基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系统中的应用(06-21)
- 3DES算法的FPGA高速实现(06-21)
- 用FPGA实现FFT算法(06-21)
- FPGA的DSP性能揭秘(06-16)