交错ADC揭秘
时间:09-22
来源:互联网
点击:
作者:Gabriele Manganaro 和 Dave Robertson
时间交错技术可使用多个相同的模数转换器[1] (ADC),并以比每一个单独数据转换器工作采样速率更高的速率来处理常规采样数据序列。简单说来,时间交错(IL)由时间多路复用M个相同的ADC并联阵列组成,如图1所示。这样可以得到更高的净采样速率fs(采样周期Ts = 1/fs),哪怕阵列中的每一个ADC实际上以较低的速率进行采样(和转换),即fs/M。因此,举例而言,通过交错四个10位/100 MSPS ADC,理论上可以实现10位/400 MSPS ADC。
为了更好地理解IL原理,图1中一个模拟输入VIN (t)以M个ADC进行采样,其结果为组合数字输出数据序列DOUT。ADC1最先采样VIN (t0)并开始将其转换为n位数字信号。Ts秒后,ADC2将采样VIN (t0+Ts)并开始将其转换为n位数字信号。接着,Ts秒后,ADC3将采样VIN (t0 +2Ts),以此类推。ADCM完成VIN (t0 +(M-1)×Ts)采样后,开始下一个采样周期,并从ADC1采样VIN (t0 +M×Ts)开始,依次进行下去。
由于ADC顺序输出n位数据且输出顺序与刚才描述的采样操作顺序一致,这些数字n位字由同一张图右侧的解复用器所采集。这里获取的是重新组合的数据输出序列DOUT (t0 + L),DOUT (t0 + L + Ts),DOUT (t0 + L + 2Ts),...。L表示每一个单独ADC的固定转换时间,而该重新组合的数据序列是一个n位数据序列,采样速率为fs。因此,虽然各个ADC(通常称为"通道")为n位ADC且采样速率为fs/M,但整体等于采样速率为fs的单个n位ADC,而我们将其称为时间交错ADC(与通道相区别)。输入本质上是分隔开的,并由阵列中的ADC单独处理,然后在输出端连续重组,以便构成输入VIN的高数据速率表示DOUT。
图1. M次交错的n位ADC阵列每一个ADC的采样速率为fs/M,得到的时间交错ADC采样速率为fs。M = 4的时钟方案示例在该图下半部分显示。
这种强大的技术在实际使用时存在一些难题。一个重要的问题是来自通道的M数据流经过数字组装后重构原始输入信号VIN。如果我们看一下频谱DOUT;除了看到VIN的数字信号以及模数转换引入的失真,我们还将看到额外的和大量的杂散成分,称为"交错杂散"(或简称为IL杂散);IL杂散既没有多项式类型失真的签名——比如较高次信号谐波(2次,3次,等等)——也没有量化或DNL误差签名。IL伪像可视为时域固定码噪声的一种形式,由通道中的模拟损害引起,因为在交错过程中采用分隔转换信号进行调制并出现在最终的数字化输出DOUT。
让我们分析一个简单的示例,了解可能会发生什么情况。考虑频率fIN下正弦输入VIN的双路交错ADC情况。假定ADC1具有增益G1,ADC2具有差分增益G2。在这种双路IL ADC中,ADC1和ADC2将交替采样VIN。因此,如果ADC1转换偶数样本,而ADC2转换奇数样本,则所有DOUT偶数数据的幅度都将由G1设置,而所有DOUT奇数数据的幅度都将由G2设置。然后,DOUT不仅包含VIN,还包括一些多项式失真,但它受到G1和G2的交替放大,就好像我们采用频率为fs/2的方波对VIN进行幅度调制。这样做会引入更多杂散成分。特别地,DOUT在fs/2 – fIN频率处会包含"增益杂散";并且不幸的是,该杂散的频率会跟踪输入fIN,且位于交错ADC的第一奈奎斯特频段内(即在fs/2内),而在所有其它奈奎斯特频段内也会存在混叠。该交错杂散的功率/幅度取决于两个增益G1和G2之间的净差。换言之,它取决于增益误差失配[2]。而最终,它取决于输入VIN自身的幅度。
如果输入并非简单正弦波,而是真实应用中的全频带限幅信号,那么"增益杂散"就不只是干扰音了,而是频带限幅输入信号自身的完整调节镜像,出现在奈奎斯特频段内。这在一定程度上抵消了交错带来的带宽增加的优势。
虽然上例中我们仅考虑了通道间的增益误差失配,其它损害也会引起交错杂散。失调失配(通道失调之间的差)引起固定频率的信号音("失调杂散"),功率与失调失配成正比[3]。当某些通道比预定顺序更早或更晚采样某位时,便发生采样时间偏斜。它会引入"时间杂散",其频率与增益杂散完全一致(并叠加同样的幅度)[4]但功率会随着fIN的增加以及输入幅度的增加而不断加强。各通道之间的带宽失配会引入更多的杂散成分,频率取决于fIN,并且正如时间杂散,杂散功率不仅随着输入幅度,而且还会随着fIN自身而逐步增加。再次强调,无论何种情况,输出频谱下降的程度并不取决于通道损害的绝对值(失调、增益、时序、频段),而是取决于通道之间的相对失配或通道之差。
虽然时间交错的基本技术存在已有几十年,但IL可在何种程度上保持最小化则将其过去的适用性限制于低分辨率转换器。然而,最近在通道失配校准方面以及抑制残留IL杂散成分方面的进步已经可以实现全集成、极高速、12/14/16位IL ADC。
这种情况下,我们需要对交错进行分类。我们一般将两个交错通道称为"乒乓"工作。然后,当我们描述较少通道数的情况(比如3通道至4通道),以及大量通道的情况时(比如超过4个通道,通常达到8个或更多),我们还区分了"轻度交错"和"重度交错"。
时间交错技术可使用多个相同的模数转换器[1] (ADC),并以比每一个单独数据转换器工作采样速率更高的速率来处理常规采样数据序列。简单说来,时间交错(IL)由时间多路复用M个相同的ADC并联阵列组成,如图1所示。这样可以得到更高的净采样速率fs(采样周期Ts = 1/fs),哪怕阵列中的每一个ADC实际上以较低的速率进行采样(和转换),即fs/M。因此,举例而言,通过交错四个10位/100 MSPS ADC,理论上可以实现10位/400 MSPS ADC。
为了更好地理解IL原理,图1中一个模拟输入VIN (t)以M个ADC进行采样,其结果为组合数字输出数据序列DOUT。ADC1最先采样VIN (t0)并开始将其转换为n位数字信号。Ts秒后,ADC2将采样VIN (t0+Ts)并开始将其转换为n位数字信号。接着,Ts秒后,ADC3将采样VIN (t0 +2Ts),以此类推。ADCM完成VIN (t0 +(M-1)×Ts)采样后,开始下一个采样周期,并从ADC1采样VIN (t0 +M×Ts)开始,依次进行下去。
由于ADC顺序输出n位数据且输出顺序与刚才描述的采样操作顺序一致,这些数字n位字由同一张图右侧的解复用器所采集。这里获取的是重新组合的数据输出序列DOUT (t0 + L),DOUT (t0 + L + Ts),DOUT (t0 + L + 2Ts),...。L表示每一个单独ADC的固定转换时间,而该重新组合的数据序列是一个n位数据序列,采样速率为fs。因此,虽然各个ADC(通常称为"通道")为n位ADC且采样速率为fs/M,但整体等于采样速率为fs的单个n位ADC,而我们将其称为时间交错ADC(与通道相区别)。输入本质上是分隔开的,并由阵列中的ADC单独处理,然后在输出端连续重组,以便构成输入VIN的高数据速率表示DOUT。
图1. M次交错的n位ADC阵列每一个ADC的采样速率为fs/M,得到的时间交错ADC采样速率为fs。M = 4的时钟方案示例在该图下半部分显示。
这种强大的技术在实际使用时存在一些难题。一个重要的问题是来自通道的M数据流经过数字组装后重构原始输入信号VIN。如果我们看一下频谱DOUT;除了看到VIN的数字信号以及模数转换引入的失真,我们还将看到额外的和大量的杂散成分,称为"交错杂散"(或简称为IL杂散);IL杂散既没有多项式类型失真的签名——比如较高次信号谐波(2次,3次,等等)——也没有量化或DNL误差签名。IL伪像可视为时域固定码噪声的一种形式,由通道中的模拟损害引起,因为在交错过程中采用分隔转换信号进行调制并出现在最终的数字化输出DOUT。
让我们分析一个简单的示例,了解可能会发生什么情况。考虑频率fIN下正弦输入VIN的双路交错ADC情况。假定ADC1具有增益G1,ADC2具有差分增益G2。在这种双路IL ADC中,ADC1和ADC2将交替采样VIN。因此,如果ADC1转换偶数样本,而ADC2转换奇数样本,则所有DOUT偶数数据的幅度都将由G1设置,而所有DOUT奇数数据的幅度都将由G2设置。然后,DOUT不仅包含VIN,还包括一些多项式失真,但它受到G1和G2的交替放大,就好像我们采用频率为fs/2的方波对VIN进行幅度调制。这样做会引入更多杂散成分。特别地,DOUT在fs/2 – fIN频率处会包含"增益杂散";并且不幸的是,该杂散的频率会跟踪输入fIN,且位于交错ADC的第一奈奎斯特频段内(即在fs/2内),而在所有其它奈奎斯特频段内也会存在混叠。该交错杂散的功率/幅度取决于两个增益G1和G2之间的净差。换言之,它取决于增益误差失配[2]。而最终,它取决于输入VIN自身的幅度。
如果输入并非简单正弦波,而是真实应用中的全频带限幅信号,那么"增益杂散"就不只是干扰音了,而是频带限幅输入信号自身的完整调节镜像,出现在奈奎斯特频段内。这在一定程度上抵消了交错带来的带宽增加的优势。
虽然上例中我们仅考虑了通道间的增益误差失配,其它损害也会引起交错杂散。失调失配(通道失调之间的差)引起固定频率的信号音("失调杂散"),功率与失调失配成正比[3]。当某些通道比预定顺序更早或更晚采样某位时,便发生采样时间偏斜。它会引入"时间杂散",其频率与增益杂散完全一致(并叠加同样的幅度)[4]但功率会随着fIN的增加以及输入幅度的增加而不断加强。各通道之间的带宽失配会引入更多的杂散成分,频率取决于fIN,并且正如时间杂散,杂散功率不仅随着输入幅度,而且还会随着fIN自身而逐步增加。再次强调,无论何种情况,输出频谱下降的程度并不取决于通道损害的绝对值(失调、增益、时序、频段),而是取决于通道之间的相对失配或通道之差。
虽然时间交错的基本技术存在已有几十年,但IL可在何种程度上保持最小化则将其过去的适用性限制于低分辨率转换器。然而,最近在通道失配校准方面以及抑制残留IL杂散成分方面的进步已经可以实现全集成、极高速、12/14/16位IL ADC。
这种情况下,我们需要对交错进行分类。我们一般将两个交错通道称为"乒乓"工作。然后,当我们描述较少通道数的情况(比如3通道至4通道),以及大量通道的情况时(比如超过4个通道,通常达到8个或更多),我们还区分了"轻度交错"和"重度交错"。
- 12位串行A/D转换器MAX187的应用(10-06)
- 低功耗、3V工作电压、精度0.05% 的A/D变换器(10-09)
- 12位串行A/D转换器的原理及应用开发(10-09)
- 在射击探测器中增加口径确定功能的简单电路(11-13)
- 一种折叠共源共栅运算放大器的设计(11-20)
- 深入解析:模拟前端模/数转换器的三种类型 (11-26)