300MSPS高速10位D/A转换器AD9751
时间:10-28
来源:互联网
点击:
- 4.3 模拟输出
AD9751 有两个互补的电流输出端IOUTA和IOUTB,它们可以配置成单端或差分两种工作模式。IOUTA和IOUTB可通过一个负载电阻RLOAD被转换成互补的单端电压输出VOUTA和VOUTB。而使差分电压VDIFF存在于VOUTA和VOUTB之间,同时也可以通过一个变压器或差分放大器来将差分信号转换成单端电压。
4.4 数字接口
AD9751 的数字输入端包括两个通道,每个通道有10个数据输入引脚,同时还有一对差分钟输入引脚。它的10位并行数据输入遵循标准的直接二进制编码形式。DB9为最高有效位(MSB),DB0为最低有效位(LSB)。当所有数据位都为逻辑“1”时,IOUTA产生满刻度输出电流。当满刻度输出电流在两个输出端作为输入码元的函数被分离时,IOUTB产生互补输出。
通过使用一个边沿触发的主从锁存器可以实现数字接口。当PLL有效时,或者当使用内部时钟倍增器时,DAC输出端在每一个输入时钟周期均被更新两次,其时钟输入速率高达150MSPS。这使得DAC的输出更新率为300MSPS。虽然转换边沿的位置可能影响数字馈通和失真特性,但是只要满足规定的最小倍数,其建立和保持时间就可以在同一时钟周期内变化。输入数据在占空比为50%的时钟下降沿转变时,可获得最佳的特性。
AD9751 有一个灵活的差分时钟输入端口,采用独立的电源(如CLKVDD,CLKCOM)可以获得最优的抖动特性。两个时钟输入端CLK+和CLK-可由单端或差分时钟源所驱动。对单端工作来说,CLK+应被一个逻辑电源所驱动,而CLK-则应当被设置为逻辑电源的门限电压。这可以通过如图2(a)所示的一个电阻分压器/电容网络来实现。而对于不同的工作情况,CLK+和CLK-都应当通过一个如图2(b)所示的电阻分压网络被偏置到CLKVDD/2来完成。

因为AD9751的输出转换速率高达300MSPS,因此对时钟和数据输入信号的要求很严。减小减摆率和相应的数字电源电压(DVDD)可降低数字馈通和芯片上的数字噪声。
另外,数字信号的路径也应当尽量短,而且应当与运行长度匹配,以避免传播延时的不匹配。在AD9751的数字输入端和驱动器输出端之间插入一个低值电阻(例如20Ω到100Ω)网络有助于减小在数字输入端的任何超调与上升沿,进而减小数字馈通。对于比较长的线路和更高数据率,采用带状线技术并增加合适的终端电阻可保持“清洁”的数字输入端。
- 4.3 模拟输出
CMOS DAC 电压 电路 电流 滤波器 显示器 放大器 电容 振荡器 电阻 变压器 相关文章:
- 德州仪器高性能模拟运放产品系列介绍集锦(11-13)
- CMOS求和比较器在PWM开关电源控制中的应用(11-27)
- 如何将CMOS LDO应用于便携式产品中(01-15)
- 2.5 Gb/s 0.35μmCMOS光接收机前置放大器设计(01-22)
- 用于下一代移动电话的电源管理划分(08-28)
- 不同电源供电的器件间的桥接(04-27)
