信道模拟器的设计与FPGA实现
时间:06-28
来源:互联网
点击:
总结
针对典型的无线移动信道模型,本文提出一种简单多径信道模拟器的设计方法,给出了系统结构原理图和数字信号处理部分FPGA电路实现框图,并给出了FPGA主要模块的实现方法。在Altera Quartus平台上的仿真表明,当信号带宽为10MHz、A/D转换器工作在20MHz时,一块ALTERA APEX20K1000EBC652-1X单片FPGA可以完成6径的多径运算,时钟频率为40MHz,电路工作稳定。若采用更大的FPGA或专用集成电路,则可实现更复杂的信道模型。进行数字调制器设计时,若在数模转换前插入一片适当规模的FPGA,将上述信道模拟器数字处理部分嵌入其中,就可以在没有昂贵的信道模拟器的情况下对所设计系统进行信道实验。在Altera APEX20K600EBC652-1X上实现了对DVB-T调制器进行恒参数信道模拟,测试表明其效果与专用信道模拟器相当。
参考文献
1 R.Burow (T-Berkom), K.Fazel (DLR), P.Hoeher (DLR), O.Klank (DTB), H.Kussmann (Bosch), P.Pogrzeba (TBerkom), P.Robertson (DLR), and M.J.Ruf(Bosch), “DVB-T and DMB in Mobile Environments,” AG3 (Transmission
concepts), Task Force DVB-DMB, February 1998
2 郭梯云,杨家玮,李建东. 数字移动通信. 人民邮电出版社. 2000
3 胡广书. 数字信号处理(理论、算法与实现). 清华大出版社. 1997
4 刘宝琴. ALTERA可编程逻辑器件及其应用. 清华大学出版社. 1995
针对典型的无线移动信道模型,本文提出一种简单多径信道模拟器的设计方法,给出了系统结构原理图和数字信号处理部分FPGA电路实现框图,并给出了FPGA主要模块的实现方法。在Altera Quartus平台上的仿真表明,当信号带宽为10MHz、A/D转换器工作在20MHz时,一块ALTERA APEX20K1000EBC652-1X单片FPGA可以完成6径的多径运算,时钟频率为40MHz,电路工作稳定。若采用更大的FPGA或专用集成电路,则可实现更复杂的信道模型。进行数字调制器设计时,若在数模转换前插入一片适当规模的FPGA,将上述信道模拟器数字处理部分嵌入其中,就可以在没有昂贵的信道模拟器的情况下对所设计系统进行信道实验。在Altera APEX20K600EBC652-1X上实现了对DVB-T调制器进行恒参数信道模拟,测试表明其效果与专用信道模拟器相当。
参考文献
1 R.Burow (T-Berkom), K.Fazel (DLR), P.Hoeher (DLR), O.Klank (DTB), H.Kussmann (Bosch), P.Pogrzeba (TBerkom), P.Robertson (DLR), and M.J.Ruf(Bosch), “DVB-T and DMB in Mobile Environments,” AG3 (Transmission
concepts), Task Force DVB-DMB, February 1998
2 郭梯云,杨家玮,李建东. 数字移动通信. 人民邮电出版社. 2000
3 胡广书. 数字信号处理(理论、算法与实现). 清华大出版社. 1997
4 刘宝琴. ALTERA可编程逻辑器件及其应用. 清华大学出版社. 1995
FPGA 射频 电路 振荡器 单片机 DSP 滤波器 低通滤波器 Altera Quartus 仿真 LTE 集成电路 相关文章:
- 一种基于电力线的家庭以太网络实现方法(10-10)
- 基于DSP和FPGA的机器人声控系统设计与实现 (04-16)
- 面向大众市场的千兆位级收发器(05-04)
- 利用以太网硬件在环路实现高带宽DSP仿真(05-04)
- 采用软处理器IP规避器件过时的挑战(05-04)
- WCDMA系统基带处理的DSP FPGA实现方案(01-02)