微波EDA网,见证研发工程师的成长!
首页 > PCB和SI > EDA和PCB设计文库 > 高速PCB设计中的高频电路布线技巧

高速PCB设计中的高频电路布线技巧

时间:01-20 来源:互联网 点击:
  • 的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

  •   (1)LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆;

  •   (2)USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil;

  •   (3)HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil;

  •   (4)DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

  •   保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。

  •         更多技术干货可关注【快点PCB学院】公众号

栏目分类

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top