PCB直角走线,差分走线及其蛇形走线的基本理论
500Mils 的差分 走线,在 3 米之外的辐射能量衰减已经达到 60dB,足以满足FCC 的电磁辐射 标准,所以设计者根本不用过分担心差分线耦合不够而造成电磁不兼容问题。 3. 蛇形线 蛇形线是 Layout 中经常使用的一类走线方式。其主要目的就是为了 调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破 坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保 证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故 意进行绕线。 那么,蛇形线对信号传输有什么影响呢?走线时要注意些什么呢? 其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),如图 1-8- 21 所示。很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦 合,呈差模形式,S 越小,Lp 越大,则耦合程度也越大。可能会导致传输延时 减小,以及由于串扰而大大降低信号的质量,其机理可以参考第三章对共模和 差模串扰的分析。 下面是给 Layout 工程师处理蛇形线时的几点建议:
1. 尽量增加平行线段的距离(S),至少大于3H,H 指信号走线到参考平面
的距离。通俗的说就是绕大弯走线,只要 S 足够大,就几乎能完全避免相互的
耦合效应。
2. 减小耦合长度 Lp,当两倍的 Lp 延时接近或超过信号上升时间时,产生的
串扰将达到饱和。
3. 带状线(Strip-Line)或者埋式微带线(EmbeddedMicro-strip)的蛇形
线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。
4. 高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在
小范围内蜿蜒走线。
5. 可以经常采用任意角度的蛇形走线,如图 1-8-20 中的 C 结构,能有效的
减少相互间的耦合。
6. 高速 PCB 设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信
号质量,所以只作时序匹配之用而无其它目的。
7. 有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的
蛇形走线。
更多嵌入式,单片机,STM32,LINUX,PCB相关方面的培训详情请咨询张工:18102531323
或者加Q:810663503
深圳、广州、南宁、郑州、长沙、北京、山海同步授课中
PCB 电容 电路 电压 电流 电感 仿真 嵌入式 单片机 STM32 相关文章:
- Cadence 推出创新的FPGA-PCB协同设计解决方案(04-25)
- 高速PCB布线实践指南(11-01)
- PCB抄板/设计原理图制成PCB板的过程经验(02-04)
- IBIS 模型:利用 IBIS 模型研究信号完整性问题(08-08)
- 巧妙的线路板布线改善蜂窝电话的音质(11-01)
- PCB反设计系统中的探测电路(02-18)