16位线性超稳定、低噪声、双极性±10V直流电压源电路图
时间:09-30
来源:ADI
点击:
声仅来自DAC内核,这仅仅是由于VREFN输入接地。选择零电平码时,DAC会衰减各基准电压路径的噪声贡献。
频率较低时,温度漂移和热电偶效应会变成误差源。通过选择热系数较小的器件可以将上述效应降至最小。在此电路中,低频1/f噪声的主要来源是基准电压源。另外,基准电压源的温度系数值也是电路中最大的,为2 ppm/°C。
图5显示20 V输出范围内的信号链噪声性能(1 LSB = 305 μV)。
图5. 使用ADR4550基准电压源和20 V峰峰值双极性输出电压范围,
100秒内测得的DAC输出电压噪声:满量程(蓝色)、中间电平(绿色)和零电平(红色)
图5中20 V范围的峰峰值噪声总结如下:
零电平 = 18 μV p-p = 0.06 LSB p-p
中间电平 = 2.47 μV p-p = 0.008 LSB p-p
满量程 = 9.22 μV p-p = 0.03 LSB p-p
中间电平时具有最低的噪声,因为DAC内核在该电平位置具有针对基准电压源的最大衰减。
零电平时的噪声大于满量程时的噪声,因为负基准电压通过额外的缓冲器级。
欲查看完整原理图和印刷电路板的布局,请参见CN-0318 设计支持包:www.analog.com/CN0318-DesignSupport.
- 一种用于D/A转换电路的带隙基准电压源的设计(09-15)
- 基于FPGA 的谐波电压源离散域建模与仿真(01-30)
- 基准电压源设计及选用介绍(10-27)
- 基于0.25 μm N阱CMOS工艺下的CMOS带隙基准电压源设计方案(03-14)
- 一种新的高精密电压源设计方案(09-30)
- 内阻对电源到底有什么影响?(03-28)