嵌入式MIPS32 M4K处理器内核SRAM接口应用
时间:08-02
来源:《电子设计应用》
点击:
快速离散余弦变换(fast_dct)对处理器资源消耗较大,几乎占用80%的解码时间。根据分析结果,分别把音频驱动程序和上述解码函数放进SRAM中执行,以提高流媒体解码器的执行速度,降低其对处理器资源的消耗。
固定映射表(FMT)可减少外部存储控制器所需的逻辑和解码量。除了存储器映像外设,以及对微控制器可用的存储器件绝对尺寸外,有源区都在定义的边界之内。
在双模操作下,指令提取路径和数据读/写路径是独立的。这些独立的数据通道有助于存储控制器逻辑优化存储器件的类型和尺寸。
中止流水线中,任何处理的能力都有助于在调试环境中实现快速响应和精确的断点控制。
基本上,L2缓存可以使用M4K内核的本地信号执行,从而简化L2缓存控制器。
SRAM 处理器 接口 嵌入式系统 MIPS32 M4K 相关文章:
- 提高智能电表精度新方法,内置高耐度nvSRAM(02-24)
- SRAM特点及工作原理(07-02)
- SRAM模块,SRAM模块结构原理是什么?(02-24)
- 非易失性SRAM DS1747(08-28)
- 基于SRAM的FPGA设计IP的解决方案(03-07)
- 基于Microsemi FPGA的TFT控制的四大解决方案(04-07)
