基于FPGA的OFDM系统设计与实现
时间:04-25
来源:互联网
点击:
ts:
假设漏同步和假同步都不发生,即P1=0,P2=0。在最坏的情况下,实现帧同步最多需要一帧的时间。若一帧的码元为N,码元宽度为Tb,则最长的帧时间为NTb。如果同时出现漏同步和假同步,需要额外的同步建立时间,由此得到帧同步平均建立时间为:
ts=(1+P1+P2)×NTb
4.3 数据传输速率评价
经过实际测试,针对256点结合QPSK调制,每解调出一个符号平均所需要的指令周期为41 216个时钟周期,即512μs。对此实际调试情况,分析其实测参数数据如下:
一个OFDM符号内包含的比特数为:1/2(卷积码)×2bit(QPSK)×120(用户子载波)+2bit(BPSK)×8(导频子载波数)=136bit,则除去导频开销,能够用于数据传输的空中数据率为。
由此可见,实际测试的数据传输速率达到本系统要求(150kbps),表明此OFDM基带处理系统的数据传输性能充分满足所制定的标准。
本文建立的基于FPGA的可实现流水化运行的OFDM系统的硬件平台,经系统调试和性能评价,符合设计要求,该硬件平台的实现使得低成本高速OFDM调制设备的实现成为可能。
- OFDM技术在应急通信系统中的应用(08-28)
- OFDM技术简介(10-11)
- OFDM应用中的关键技术解析(10-11)
- OFDM系统仿真与分析(10-11)
- 基于DSP的OFDM系统设计(10-11)
- 基于PLC和OFDM技术的电力线载波技术在工厂数据传输中的应用(03-02)