微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > 解析100G传输技术与组网应用

解析100G传输技术与组网应用

时间:06-23 来源:互联网 点击:

块对相干的100G系统额外的OSNR上的代价很小(不高于0.5dB),影响较校只需系统OSNR参数能同时满足100G和10G/40G的设计要求,即可实现兼容混传。需要说明的是由于10G波分均采用OOK的调制方式,对采用PDM-QPSK编码调制的100G系统混传代价相对较大,10G和100G混传时设置一定数量的隔离波道。

  第二,相干100G和相干40G系统的混传。对于40G相干系统,目前业界有两种主流编码技术,一种采用2相位调制PDM-BPSK,码速率为21.5Gbps,入纤功率和100G相干接近,是最容易平滑混传的解决方案;另一种40G相干采用4相位调制PDM-QPSK,码速率为11.25Gbps,抗非线性较弱,入纤功率较低,和100G相干兼容混传代价较大,在此场景下混传时需要慎重设计,也需要设置一定数量的隔离波道。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top