微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > 通用数字式频率合成集成电路TSA5526的原理及应用

通用数字式频率合成集成电路TSA5526的原理及应用

时间:02-11 来源:不详 点击:

部电子开关控制寄存器。如果传输的是18或19位数据字,那么,在片选线上电平由高向低转换时,频率位将被送入频率寄存器。在上电复位状态下,电荷泵电流为280μA,调谐电压输出被关断;而在标准模式下,当ACPS标志为高电位时,测试位T2~T0被置为001,此时将禁止TSA5526输出。当传输的是27位数据字时,在时钟脉冲的第20个上升沿到来时,频率位将被送入频率寄存器,而控制位则在片选引脚CE从高电平向低电平转换时送入控制寄存器。在这种方式下,基准分频比由RSA和RSB位确定,测试位(T2、T1、T0)、电荷泵控制位CP、分频比选择位(RSA、RSB)以及0S位只能进行27位的传输。图3所示是3总线方式时的时序图。
表5 AT89C51内RAM中20H、21H、22H、23H的定义

字节地址 D7 D6 D5 D4 D3 D2 D1 D0
20H BS4 BS3 BS2 BS1 N14 N13 N12 N11
21H N10 N9 N8 N7 N6 N5 N4 N3
22H N2 N1 N0 1 1 0 0 0
23H 0 1 0 0 0 0 0 0

4 应用

TSA5526在某航空电子设备检查仪中的应用电路如图4所示,图中,单片机与TSA5526采用3总线方式进行通信。P1.0与SCL引脚相连,用于串行时钟输出。P1.1与SDA引脚相连,用于串行数据输出。P1.2与CE引脚相连以进行片选控制;电子开关BS1~BS4用于通过VCO产生4种不同频率信号,VCO的输出将通过C6送到TSA5526的RF引脚,并经分频后与基准信号进行相位比较。Vtune输出的误差控制电压经电阻R3、电容C5加到VCO。R1、C4的数值可用于决定微调的快慢。当频率锁定后,LOCK引脚将变为低电平,并将该电平通过AT89C51的P1.3引脚送入单片机进行检测。本电路采用27位数据格式,发送的数据存放在单片机AT89C51中RAM的20H、21H、22H、23H四个单元中,各位定义见表5所列。其具体程序清单如下:

    Rfegadj: CLR P1.0

SETB P1.2

MOV R0,#08H

Fregadj1: MOV A,20H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj1

MOV R0?#08H

Fregadj2: MOV A,21H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj2

MOV R0,#08H

Fregadj3:MOV A,22H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj3

MOV R0,#03H

Fregadj4: MOV A,23H

CLR C

RRC A

MOV P1.1,C

SETB P1.0

NOP

CLR P1.0

DJNZ R0,Fregadj4

RET

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top