微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 行业新闻动态 > 用51兼容芯片PL3200设计直序扩频平台

用51兼容芯片PL3200设计直序扩频平台

时间:01-09 来源:单片机与嵌入式系统应用 点击:
摘要 PL3200芯片是一种兼容8051指令的SoC芯片,它包含多个功能扩展模块,具有电能测量、载波扩频等强大的功能。本文介绍PL3200的主要特点及其载波通信功能模块,并针对该芯片提出一种电力线载波通信的实现方案。

  关键词 PL3200 直接序列扩频 载波通信 8051

引言

  扩频通信就是待传输的信息数据被伪随机码调制,实现频谱扩展后再传输,接收端采用同样的伪随机码进行解调及相关处理,恢复原始数据。这种通信方式与一般常见的窄带通信方式不同,是扩展频谱后进行宽带通信,再在接收端进行相关处理,恢复成窄带后解调数据。扩频通信具有强抗干扰性、抗噪声、抗多径衰落、可码分复用等优点,是比较先进的通信技术。

  电力线载波通信是指用电力线路作为通信媒体进行通信,目前被广泛应用于工业自动控制系统、电能管理系统、家用电器系统及计算机终端接口等场合。它利用现成的电力线路来传送数据,无需另外架设通信线路,也不占用现有的通信频率资源,特别适用于组建小型局域网和实现大楼内的自动控制。但在电力线上进行信号传输,工作环境恶劣,线路阻抗小、干扰大且时变性大,交流噪声对数据的影响及信号的衰减也都很大。扩频通信方式因其扩频载波信号的带宽通常较大,而受干扰的频率范围所占比例相对减小,因此可以较好的排除电力线上的随机干扰。目前,电力线载波通信正朝着使用扩频通信技术的方向发展。

  PL3200是具有电力线载波通信功能的内嵌8051增强型高速微处理器的新型SoC产品。该芯片采用新型的CMOS数/模混合工艺制造,具有成本低、性能高、功能强大等特点,能够很方便的应用于电力线通信领域。

1 PL3200的主要特点

  PL3200是内嵌了8051指令的高速微处理器芯片,其软件易于开发,具有8/16位双模式ALU,能够8倍速于标准8051处理器,运行速度快,数据处理能力强。图1为PL3200的基本功能结构框图。

图1 PL3200芯片内部功能模块图

  PL3200芯片采用0.35μm超大规模数/模混合CMOS制造工艺,是拥有多项知识产权的SoC(System on Chip)设计。该芯片内置高精度数字多功能电能计量电路,计量标准完全符合国际GB/T 17883和GB/T 17215;电流通道内置可程序设定增益放大器(PGA);内置了双通道电流采样、正/负功指示数字逻辑电路;内置扩频通信调制/解调电路;内置4×32段LCD显示控制/驱动电路或8×8段LED显示控制/驱动电路;内置可数字频率校正的实时钟;内置可对电能计量精度和实时钟精度进行温度分段线性补偿的温度传感器;内置2.5V±8%电压源基准;内置串行程序存储器编程接口,支持在系统编程(ISP);采用5V单电源供电;内置完善的电源电压监测电路。

2 内嵌微处理器部分功能概述

  PL3200内嵌的增强型8051兼容微处理器,配置了8/16位ALU、256B+1024B SRAM以及16KB E2PROM、3个8/16位定时器/计数器,1个看门狗定时器以及3个外部中断,为用户提供丰富的嵌入式资源和理想的应用开发平台。其增强型8051兼容微处理器,采用超级指令流水线架构,同等主频情况下,8倍速于标准8051微处理器。另外,该芯片还具有两个全双工UART(通用异步收发器),一个可配置为38kHz的红外通信模式,另一个可配置为RS485通信模式,提供了多种方便的数据传输方式。

3 载波通信模块的原理及功能设置

  PL3200芯片内集成的载波通信单元采用QPSK调制方式,并拥有可变伪随机码速率(带宽)的多地址通信技术。载波通信单元采用直接序列扩频方式。在扩频接收的过程中主要包括载波信号的捕获和同步。

  捕获是接收模块在扩频序列精确同步前,搜索接收信号,使接收信号的扩频序列与本地扩频序列在相位上进入可同步保持的范围之内,即二者的相位在一个扩频序列码元之内。由于载波通信单元所选用的扩频伪码具有很强的自相关性,所以通过比较本地伪码和接收序列之间的相关性与设定阈值的高低,就能在捕获过程中判定是否停止伪码的滑动,以完成捕获。捕获完成后进入跟踪阶段,动态地调整本地伪码产生器的时钟速率,使本地伪码能够自动地和接收到信号的伪随机码保持精确同步。扩频序列的跟踪电路采用全数字基带延迟锁定环(delay locked loop)电路。在载波通信单元每次置为发送态后,硬件会首先发送40个伪码周期的全"1"序列,用于使接收端与发送端的伪随机码同步和用于识别帧头的8个伪码周期的帧头序列,软件不需要进行相应的处理。在载波通信单元置为接收态后,硬件会在每次伪随机码同步后,开始从数据流中搜寻帧头序列。当检出帧头序列后,才真正开始接收数据,并以字节的方式送到SSC_BUF寄存器中。在载波通信单元,每处理一个字节的数据,都是通过SSC_BUF寄存器与CPU之间进行数据交互实现的。

  PL3200对扩频数据采用QPSK调制方式,其载波中心频率为120kHz,伪随机码速率可达到30kbps和15kbps。根据伪随机码的速率不同,数据速率可达到1kbps和500bps。由于该芯片采用了63位的Gold/Kasami序列,从而实现了码分多址,其地址数目最多可达40个,其中32个Gold序列,8个Kasami序列,由于使用了扩频技术,可使各地址之间的干扰减到最小。

  载波通信单元每次由收态转为发态后,CPU应在4ms内将新的待发数据填入到SSC_BUF寄存器中,否则硬件将会在4ms后,自动由发态转为收态。载波通信单元处于发态时,应该在每次发送缓冲标志为空时,立即将新的待发数据填入SSC_BUF寄存器中。当最后一字节待发数据向SSC_BUF寄存器填入完毕后,CPU进行的数据交换过程结束。载波通信单元在全部数据发送完成后,会自动由发态转为收态(强制的由发态置为收态可能会导致最后一字节数据丢失)。在接收端,每次通信数据包正常接收完毕后,软件可以通过对载波通信状态寄存器(00H)的写操作,来强制通知接收逻辑重新开始新的数据帧搜索。

  PL3200载波通信单元的具体设定,是通过对载波通信寄存器组(SSC Register Bank)不同地址的寄存器,写入对应的控制字来实现的。设定功能时,先向载波通信控制字地址选择寄存器(SSC_ADR)中写入选中的载波通信寄存器组的地址,再向载波通信控制字数据寄存器(SSC_DAT)写入设定的控制字。载波通信寄存器组(SSC Register Bank)各地址对应的寄存器如表1所列。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top