微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 收发信号

收发信号

时间:10-02 整理:3721RD 点击:
      我们经常看到设计比如PCI信号,我们的电阻需要收发对应放,而且建议我们收发分层,这样处理有什么好处?能不能处理的时候将匹配电阻收发都放置同一端?
同时收发信号不分层走的会带来什么后果呢?
     还有,怎么样我们才能减少我们芯片端的收发信号窜扰呢?

窜扰,对这些PIC等重要信号的值到底需要考虑多深入呢?

主要是防止窜扰太大,分层走信号之间窜扰小,如果同一层能拉开间距,也是可以接受的。

匹配电阻放源端,我听到比较通俗的解释是芯片内阻会低于目标阻抗(比如50欧姆),所以通过串接电阻来实现与传输线阻抗匹配。

电阻放在源端,消除信号反射。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top