微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 关于dc综合时operation conditions的问题

关于dc综合时operation conditions的问题

时间:10-02 整理:3721RD 点击:
synopsys 的.lib库文件中于operation conditions 描述
operating_conditions(WORST){
process:1.3;
temperature : 100.0;
voltage : 2.75;
tree_type : worst_case_tree
}
这个process是指什么啊,其他的三个我都明白。

指工艺相对值。大多数情况下是1

1# caowei198487 是工艺偏差,1.3就是往坏的方向偏,单元delay会变大。

恩,明白了,谢谢!

正解。

是不是说这个Lib里的timing delay/transition/power等,已经是取了工艺偏差因子1.3情况下得到的。

one of PVT

没听懂。

张见识了!

长见识了哈!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top