2.4G射频元器件下走线的可行性
时间:12-12
整理:3721RD
点击:
如下图所示的一个2.4G射频电路示意图
Simple Matching
[A]
_______
N | | C1
----- | |----------||-----------() Antenna
| Balun | | |
----- |_______| \ \
P / /
\ L1 \
| |
GND GND
[B]
在PCB布线上,上述电路在上层走线,调节阻抗匹配的PI网络下层有完整的地平面,从天线的回路参考地到Balun地和IC的的射频参考地之间的下层,也有有完整的最近地联通,设计上也考虑了走线的阻抗匹配等考虑。
现在需要在上层增加一条很少变化的信号走线(nRESET信号,如上图所示的A点到B点),一种较佳且改动影响最小的路径是,从A点穿越C1的焊盘中央到达B点。如下图所示。
请问,这样做后,可能会带来什么不良的后果?以及相关的理论解释如何?如有不良后果,有什么办法可以补救或控制的? 谢谢!
[A]
|
|
----- | -----
| | | | |
| | | | |
---- | -----
|
[B]
@tom6bj
Simple Matching
[A]
_______
N | | C1
----- | |----------||-----------() Antenna
| Balun | | |
----- |_______| \ \
P / /
\ L1 \
| |
GND GND
[B]
在PCB布线上,上述电路在上层走线,调节阻抗匹配的PI网络下层有完整的地平面,从天线的回路参考地到Balun地和IC的的射频参考地之间的下层,也有有完整的最近地联通,设计上也考虑了走线的阻抗匹配等考虑。
现在需要在上层增加一条很少变化的信号走线(nRESET信号,如上图所示的A点到B点),一种较佳且改动影响最小的路径是,从A点穿越C1的焊盘中央到达B点。如下图所示。
请问,这样做后,可能会带来什么不良的后果?以及相关的理论解释如何?如有不良后果,有什么办法可以补救或控制的? 谢谢!
[A]
|
|
----- | -----
| | | | |
| | | | |
---- | -----
|
[B]
@tom6bj