微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 问个Maneatis的self-bias PLL文章里面的问题

问个Maneatis的self-bias PLL文章里面的问题

时间:12-11 整理:3721RD 点击:
Maneatis 96年在JSSCC发的“Low-jitter process-independent DLL and PLL based on self-biased techniques”里面,看Fig.2,控制电压VCTRL增大则偏置电压VBP增大,VBN减小,Fig.1里面VBN偏置尾电流源,那这样的话VCTRL增大,振荡频率应该降低,所以Kvco应该是负的吧?可是Fig10里面画的是正的啊?
问题出在什么地方呢?

图在附件里面

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top