微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 怎样控制相位噪声

怎样控制相位噪声

时间:10-02 整理:3721RD 点击:
本人最近作一个VCO,想请教大家一些减少相位噪声的方法

低噪声器件;良好的布线;晶体管热稳定性筛选--最好选航天级带屏蔽脚的高频低噪器件;空气介质的微调电容--带屏蔽;Vishay金封电阻--外壳选择性接地;SC切真空BVA晶振--外壳选择性接地,激励电流在500uA左右,高精度感温元件让主振部分小恒温槽工作在晶体拐点;高精度电压基准作为主振管供电;高精度感温元件让壳体恒温槽工作在晶体拐点低20度左右,并有足够热容量。主振电路,缓冲电路,整形电路(如果方波输出)独立供电,云母电容耦合,去耦。应该差不多了

对不起,没细看,一看相噪就往OCXO上想,我上面说的是OCXO,个人VCO接触少,请大家说说看。

上一篇:如何构建浮地回路
下一篇:CMRR & PSRR

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top