微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 关于多层板阻抗控制的若干疑点

关于多层板阻抗控制的若干疑点

时间:10-02 整理:3721RD 点击:
查了很多资料,信号地和电源都可作为信号的参考层,假如信号的相邻层电源被分割了,那信号的阻抗是否就会不连续?
有网友说会不连续,不行可以加层,但是这方法不大可行我个人认为
假如我有一层走的是带状线,相邻一面是地,另一面是电源,电源被几种电源所分割,另我有一组信号是1.8V的信号,但是我跨过了3.3V和1.8V的电源分割区域,此时如果阻抗发生变化,这种变化能不能量化?如果可以量化,那我在计算阻抗的时候可以控制在一定的误差范围内!
一般阻抗的控制主要是针对哪一部分?我目前的处理是只考虑MCU跟DDRAM部分的信号走线?
以上疑问,希望大家一起来探讨一下!

跨分割如果考虑回流,讨论起来会比较复杂
如果只是阻抗,那跨分割区域的走线找对应的参考层即可
Allegro16.2开始也支持CPW的提取,可以提出这种阻抗不连续

俺不懂,学习中

在叠层过程中,尽量让信号与GND层更近一些,信号回流会找就近的参考平面层,这样即使跨电源分割也要好一点。

学习中!

高速线一般都要求有最近的、完整的回流路径,所以都要保持其参考层的连续;
只要有一层跟信号相邻的参考层即可;
至于阻抗,是根据叠层结构来的,跟电源层分割应该没有直接的关系!

俺不懂,学习中

学习了,谢谢!

参观,参观,对于高速信号,完整的参考面是必须的

好的    不错

看看,不说话

............

学习学习!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top