微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 连线长度4英寸,SDRAM需要加上匹配电阻吗?

连线长度4英寸,SDRAM需要加上匹配电阻吗?

时间:10-02 整理:3721RD 点击:

我的CPU和SDRAM、FLASH之间的连线最大长度为4英寸,系统工作频率100M,上升时间1NS,以延迟时间为167PS/INCH作为计算,算出的最大集中线长度为1英寸,在这情况下我感觉应该加上匹配电阻,但是好像没有看见过在SDRAM和FLASH加上匹配电阻的,各位高手说说看在这情况下需要加上匹配电阻吗?能通过采用合适的拓扑结构来省略匹配电阻吗?

应该加上匹配电阻,我见过在SDRAM和FLASH加上匹配电阻的

应该加吧

忘了说是数据线和地址线的最大长度是4英寸了,如果加上匹配电阻的话,是不是应该加上排阻,多大合适呢?

最好是加组排了

10到75欧吧,一般为33欧

对,一般为33欧姆

那应该采用哪种匹配端接方式呢?源端还是末端呢?

sdram和cpu中间+呢?

敢问,什么是最大集中线长度?

应该加上匹配电阻

在源端接,离cpu要近一些

看是什么产品了,对其它模块的性能干扰不大,如果EMI不是很严的话,是可以不安装的!安装了可能影响到走线,反而走线要绕很大圈子或者要打VIA!我做的wireless,3。06inch,同样不安装排阻!

这几天在做一块板。资料上要求CPU到SDRAM.FLASH的线长要小于4.5cm,延时小于940ps。也说要加电阻,或RC匹配。但看了那块DEMO什么也没加,走线有的也超过了4。5 cm 。

本来线就已经很难走通了,我也是什么都没加。而且是第一次做这种板,希望不会有什么大问题。

应该加上匹配电阻。

应该加,避免出现问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top