微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 难到信号过冲对系统的影响真的就无人能做出合理的评论吗?

难到信号过冲对系统的影响真的就无人能做出合理的评论吗?

时间:10-02 整理:3721RD 点击:

否则,大家端接匹配意义何在?我的系统虽然有过冲(3.3V电源,信号线过冲到4.2V)运行仍然很稳定!

这个问题很弱智吗?自己顶顶 !

过冲之后还有振铃,不但有逻辑紊乱的危险还有EMC方面的问题。

过冲有无具体的、量化的指标?而且,大都是高速电路,一点都不过冲,似乎并不现实啊!

其实,实际测量发现,有时候两个芯片之间距离非常短,如100mil走线,也会有很大的过冲呢!

一般对于信号都有噪声容限一般为正负百分之五对3.3V来说噪声容限可以算一下

所谓噪声容限应该是电源电压与有效信号电平之差吧?3.3V系统,一般2.4V为有效高电平输入,则噪声容限为3.3-2.4=0.9V,取5%,应该是900mV*0.05=45mV!

很苛刻呀!但是对于信号噪音的要求恐怕也是合理的。一般取10%比较合理。

但是我觉得咱们说的好像不是一回事情。过冲是信号大于电源电压的有效范围。一般3.3V芯片的管脚operations范围是3.3V+/-0.3V,而保证不损坏的范围则要大得多!很多3.3V数字芯片,其管脚是兼容5V的。

所以,我关心的是信号过冲到4V,真的一定影响芯片寿命么?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top