微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > BGA出线后,线宽从5变到6mil,对阻抗影响?

BGA出线后,线宽从5变到6mil,对阻抗影响?

时间:10-02 整理:3721RD 点击:
FT256,四层板。5mil的线引出后变成6mil,这种情况,到SDRAM阻抗怎么算啊?

这种情况阻抗肯定会有变化,不过也是没有办法的事情,数字电路对特性阻抗的要求不是那么严格,不会有问题

为什么要变线的粗细?高速走线一般不要来回变线的宽度!

这种影响不会很大,本身数字信号就允许有一定的波动范围,一般都是可以容忍的。

问题应该不大

没有问题 只要保证SDARM和主芯片的距离 还有数据线 时钟线 遵循通用规则即可!

那要看你的SDRAM的频率是多高了。从特性阻抗的公式来分析,电压可能会有少许降低(p=(Z1-Z)/(Z1+Z),Z1<Z所以p<0为负反射)。由于本身输出内阻不可测(所以特性阻抗也不可能很准)所以所加电阻也不可能完全等于特性阻抗。因此,过孔所造成的特性阻抗变化如果总线频率不高也可忽略不计,但如果是DDR2/333以上的话建议如果条件允许还是做下仿真。

从粗细角度来说是有影响的,6变5是少1mils的,但从数字信号角度来讲是在充许范围,所以是没有问题的。

例如:

IC设计商开发这样的零件封包就己经考滤了信号线的大小宽度。

但POWER部分是不能按此方法作的,一般是直接钻孔到内层。

问题不大,这种设计经常被用.

怎么都开始做广告了

没有问题!再说PCB厂家还有制作公差啊。

最好试一试或仿真一下.

这个是没问题的,PCB工厂在制作时他们的工程师会使用:SI8000重新计算阻抗的,只要你把要求的阻抗值告诉他们就好啦。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top