微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 请教一个关于ddr电平的问题

请教一个关于ddr电平的问题

时间:10-02 整理:3721RD 点击:

用的芯片是K4H511638C,想请教一下Vtt是什么意思,在芯片上找不到这个管脚,我如何保证它等于1.25v?

还有一个问题,SSTL具体是种什么样的规范?看datasheet里面只着重写CKE是个SSTL2 input,其他信号没写,那我在处理信号时如何区别对待,还是都是sstl电平?我的DDR芯片是直接与FPGA接口,我的FPGA应该也要支持SSTL规范吧,是否只要电源接2.5v,ref接1.25v就可以了?

新手,请大家指教,谢谢了。

还想问一下如果FPGA支持SSTL电平的话两者之间怎么接,是把管脚直接连上就好了吗还是需要在管脚之间加串联电阻什么的?非常感谢。

VTT是ddr的终端电压吧,我记得由专门的regulator产生的。

Vtt和参考电压能否用同一个电源芯片产生?

参考电压用两个等值1%精度电阻分压即可。

你说的是从2.5v分压得到吧,我现在用的是专门的1764芯片产生,想问的是这两个电源可否共用。

另外从ddr连线到fpga中间需要加串联电阻或者是上拉电阻吗?

谢谢

建议不公用,如你用1764芯片产生vtt,那Vref就直接从2.5分压好了。

ddr的连续,出于SI考虑,建议加端接。

SSTL是一种电平,如果FPGA也支持这个电平直接连接就可以了.要不要加串阻就看你的驱动能力怎么样了.驱动能力太强就在源端串,不过 FPGA的驱动能力很多种,可以软件设置的,建议不加,省点空间.

VREF直接用5楼的方法就OK了.VTT要用专门的电路来产生比较好,也比较稳定.

非常感谢楼上两位大哥。

是否vref比vtt要求低很多,而且把它们共用会出问题?我想的如果一起用,那不是连那两个电阻都省了。

Vref

用分压,或者共用Vtt都是可以的,但是一定要加两个电容滤波,一般是10u和0.1u,这样可以得到比较好的稳定性。

回楼上的,用1764肯定是要加电容滤波的,这样是不是就够了?

看看

VTT要带很多终端电阻,电流比VREF要大,VREF可以分压得到。,VTT要REGULATOR.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top