高速混合电路设计(AD+DA+FPGA+时钟IC)
时间:10-02
整理:3721RD
点击:
大家好,本人正在尝试做一块高速混合电路板,包括:
1)、2片125Mbps,14bit高速AD转换器,分为AGND和DGND
2)、1片时钟产生与分配芯片(AD9510),配合VCXO产生高质量时钟,CGND
3)、2片125Mbps,14bit高速DA转换器,分为AGND和DGND
4)、1片Stratix II系列FPGA,DGND
现在对于系统的地层安排有一些问题:
1)、所有的AGND接在一起,所有的DGND接在一起,然后AGND和DGND在电源处单点相连。这样的问题是,AD芯片手册要求AGND和DGND要在离芯片最近的地方单点相连,现在有多片AD和DA,而只采用一点接地,无法满足这个要求。
2)、每个AD芯片都采用独立的AGND,在芯片下面与DGND单点相连。这样的问题是,时钟芯片用于给每个AD芯片提供时钟,那么时钟芯片的CGND该与哪个地相连?CGND与DGND又应该是什么关系?
我的邮箱是wysrb@sohu.com,欢迎大家来信交流。
