微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 请教电阻的放置问题(源端还是终端)

请教电阻的放置问题(源端还是终端)

时间:10-02 整理:3721RD 点击:

有时候电路设计时会在一些信号线上串联一些小电阻,以便吸收一些杂波,那么在PCB时,小电阻是放在源端好,还是放在终端好,还是说无所谓?

特别是此类东西在原理图上是放在两个IC之间,或做滤波或作隔离,或做吸收杂波等,在画PCB时,什么时候应该放在源端,什么时候放在终端,前辈们能说说依据吗?

放在源端比较好,目的是使驱动端输出阻抗加上串联的电阻等于传输线阻抗,以吸收反射波。

andy_zheng ,碰到了,好久不见

串阻当然放源端啦

看看理解

同意,這種應該叫做源端串接,用來使驱动端输出阻抗加上串联的电阻等于传输线阻抗

還有一種是負載端並接,用來使負載端阻抗並上並接电阻等于传输线阻抗

以上2种端接都能消除由於阻抗不匹配引起的反射現象,但是相比之下負載端並接要好于源端串接,這是因爲:

負載端並接是在信号能量反射回源端之前在负载端消除反射,因而消除一次反射,这样可以减小噪声、电磁干扰(EMI)及射频干扰(RFI),而源端串接 则是在源端消除由负载端反射回来的信号,只是消除二次反射,在发生电平转移时,源端会出现持续时间为2TD的半波波形,不过由于源端串接实现简单方便,在许多应用中也被广泛采用

一般放置源端用来消除二次反射和降低源端信号上升时间,CPLD串阻一般是由于驱动能力太强

实际仿真电阻的位置对波形影响不是特别大

早期的SDRAM设计,有将串阻放置在两个芯片之间的,节省两端的RTT

放在源端的确实比较常见。

楼上说“早期的SDRAM设计,有将串阻放置在两个芯片之间的,节省两端的RTT”,有没有早期的资料可以看?谢谢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top