微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > SDRAM的布线问题

SDRAM的布线问题

时间:10-02 整理:3721RD 点击:
HYNIX 的sdram的布线有什么要求没有?

怎么没有兄弟回答啊!我也想了解SDRAM的布线规则!

我布过,不过好象没啥布线规则,注意一下clock的包地。别的好象没啥,走通就好了。

得考虑时钟芯片的时序阿

SDRAM我走过一些,其实是没什么要求,但还说几点注意:

1、时钟要包地

2、地尽量完整,如果地被Bottom 线割了的话,请尽量注意将Bottom 线的走向为地的回流方向

3、SDRAM IC脚对地的孔要尽量多打几个,因为地很重要

4、数据线虽然不用做到等长,如果有可能做到差距不要太大

5、电源线最好不要与数据线挨着平行走,最好用地线将数据线隔开

工作经验,如有不对的地方,请谅解!

多谢5楼,呵呵,最近我就要布SDRAM的板子了。

走线长度是有要求的,不能太长.最好能等长.

阻抗最好能做一些阻抗控制和匹配(预留).

注意一下时序的要求,先预算一下.

电源和地就不用说了,不管什么系统电源都要引起足够的重视.

SDRAM速度也不是很快,我布了,基本上没有什么要注意的,只是CLK_OUT串了一个33欧的电阻

实际测量:数据和地址线会有点振铃,不过不影响使用

基本上没什么注意的,平常养成良好的习惯,数据线8位一组,中间不要有其它的信号线,CLK线与其它的线可能的话,尽量离得远一点,多余的地方多打地过孔.

数据和地址线分开

呵呵,学习了!看看大家的经验之谈,大有收获!谢谢!

不错!学了不少知识。

133MHZ的系统的一致性怎么样.我的系统有时候不能正常启动,测试后有一点过冲和振铃,过冲 最高到了4.0V

系统电压最大是3.3V.请问可能是什么问题

SDRAM是要求数据低位8根线和高位8根线分别等长,还是16根线都等长?

低8根等长 高8根等长

有收获

look look

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top