微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 弱弱地问个flight-time的问题,希望各位大虾能给予解答,万分感谢!

弱弱地问个flight-time的问题,希望各位大虾能给予解答,万分感谢!

时间:10-02 整理:3721RD 点击:

     Flight-time 在<High-Speed Digital System Design>这本书中的standard calculation 为以下三者中的最坏情况:reference load时的Vil到真实系统负载时receiver端的Vil的时间差,或reference load时的Vref到真实系统负载时receiver端的Vref的时间差,或reference load时的Vih到真实系统负载时receiver端的Vih的时间差。

    但在真实的simulation中,并不存在reference load,此时,fight-time该如何测量?

你用的是什么仿真工具,虽然他们描述一至,但表现不一致,

如果要精确得到仿真参数,需要搞清各类概念的定义。

使用的是Allegro的PCB SI, 想请教一下,在实际的仿真中,所使用的Flight-time,在波形中测量的是哪段时间?需要区分data pattern吗?(即传送数据是1或是0的情况),望赐教,万分感谢!

你仿真用的是IBIS模型吗?IBIS模型本身定义的就是在一定的负载情况下的输出信号的V-I和V-T曲线,这个负载就是所说的reference load.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top