微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 求救 LVDS设计花屏现象!SOS

求救 LVDS设计花屏现象!SOS

时间:10-02 整理:3721RD 点击:
求救求救!

   目前我正做了一块LVDS的测试板,转换芯片是用的DS90C385A。小编说的设计策略都遵守了的。板子做出来的效果还不错,但是,在调试的时候出了一个问题:在不停地对板通断电的情况下,会出现花屏的现象。我们是采用不用初始化,上电既立即工作的模式。

   请教各位大侠们,这个花屏到底是怎么回事呢?花屏的概率大概是通断电100次有5次。

   多多指点啊!

I2C通讯出问题,一般在软件上

我用示波器观察波形,发现了一个问题,行信号和场信号不同步,而且行信号的时钟周期大概是10倍场信号,我看参考手册上大概也就3倍吧。问题是出在这个地方吗?行场不同步会有什么影响呢?

行信号和场信号Hs和Vs,能显示画面就说明Hs和Vs没问题。通断电时花屏也没什么啊

谢谢指教

  情况是断电后再通电出现花屏的话屏幕就一直呈现花屏状态,直到再断电,再上电,又不会花屏了。客户看见的话会认为是质量问题吧

我们是采用不用初始化,上电既立即工作的模式。

具体什么意思?如果真是软件不初始化的话,也许有问题。还有芯片本身有复位信号吗,要保证上电时可靠复位

  LVDS转换芯片上是没有复位信号的,数据是通过DMA方式与主芯片实现数据传输的。今天有了一小步发现:就是在已经花屏的情况下,只将时钟信号复位,花屏现象就消失。是时钟信号的问题?

  感谢各位的帮助,问题已经解决了!真好!

rootcause是什么?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top