关于电源滤波电容10UF/16V和0.1UF的摆放
很早以前有人告诉我,10UF/16V摆放在TOP层,0.1UF的电容摆放在各电源和地之间,我也按照这样的方法一直做的,也确实没有出现过错误,请问这样做的原因是因为什么
现在在新的单位,他们好象10UF/16V与0.1UF电容没有区别,那边摆放方便放在那,这样做合适吗,原因又是因为什么?
在双通道的去耦(傍路)电路中,对于要进行的某一块电路去耦,则是小电容靠近邻,大电容靠在小电容傍,日本人的电路都是这么设计的.最主要是频率特性更好,你用示波器量一下就明白了?近地断也要量!
不错,顶一下!感谢小编!
我有问题要问:
1:什么是双通道的去耦电路
2:小电容靠近邻,大电容靠在小电容傍,这句话能够再表达的明白些吗?
在对某一设计的部分电路进行傍路,双通道(大电容+小电容)或是多通道(三个以上的小电容组成,一般在DSP上用的比效多,目的是使频率特性更好.)在电容的接地端,(地线的宽与乍会引起频率的特性),例如在CCD的LAYOUT中的BYPASS,要量电容的接地端的纹波.这就指的是近地端.
AK-47,你现说明,你在LAYOUT的时候是怎么样处理的,然后在告诉我具体的原因,这样表达可能会更加清楚些
谢谢,麻烦一下
在实际引用中,数字电路典型的0.1uf的电容有5nh的分布电感,它的并行共振频率大概在7mhz左右,对于10mhz以下的噪声有很好的去耦作用,但如果噪声再大,则电容则表现为感性,其阻抗随着f的上升而上升,对40mhz噪声不起作用.了.1uf,10uf的电容,并形共振的频率在20mhz以上。10uf对高频去耦是有利的。并且利用电容10uf的充放电原理,提供和吸收集成电路开门关门瞬间的充放电能.这种电容最好选用性能稳定钽电容
我顶,欢迎各位指出在PCB设计上的讲究。
CRM,你说的我有点明白了,你的意思说(大电容+小电容)能够更好的针对高频。区别就在频率上的区别。
ding
OK!不怎么样啊,BS一下!
在直流馈线中滤出一切交流成分,可将不同的电容并联,滤低频要求电容大,但引线电感不大适合滤高频,滤高频要求电容小,不适合滤低频,如将他们并联可以同时滤除高低频。有些滤波电路用3各电容并联,分别是电解电容、纸质电容、云母电容,分别滤除电源频率、音频和射频。并联后电容的esr也会小一点
谢谢,有长知识了!
原来就知道这么用,没有仔细研究过,现在明白了,谢谢啦
我也明白了,每次画板时都是先放小电容,后放电容
路过,,,
又学到点东西,,
谢谢大家。
路过,,,知道原因了
谢谢各位指点,我也向大家学习,对技术问题一定要弄清楚根本!
学到了不少东东,
ok
电容的等效电路是 电阻(ESR)+电感(ESL)+理想电容 的串联, 所以每种电容都有自己的谐振频率,一般padsize一样ESL就一样
所以容值不同他的滤高频的成分亦不同,电容容值越小对应的频率越高,频率越高越容易干扰外界电路,所以一般容值小的靠近负载端
大的则次之
