微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 关于SDRAM时钟信号的问题?

关于SDRAM时钟信号的问题?

时间:10-02 整理:3721RD 点击:

请问:我用一个板子,CPU与SDRAM之间的时钟频率是75MHz.我使用示波器观测时钟信号,发现时钟信号和正弦波的波形很像,而不是想象中的方波信号.有碰到过这种情况的吗?是怎么回事?另外使用CADENCE进行仿真时,能不能采用正弦波的信号源?

谢谢各位!

另外:我的CPU是OMAP5910,SDRAM是现代公司的SDRAM.

时钟信号一般为了避免出现高频分量,总会通过调节输入和输出参数以使波形尽量平滑,接近正弦波。

仿真时,你给出的方波信号只是对输出缓冲的激励信号,并不是真正的输出信号。

那是不是到了SDRAM中还会经过相应的处理将正弦波转换成方波?

首先假定所用示波器带宽满足需求。

实际的时钟信号总是带有一定的负载的,其上升和下降时间除取决于器件本身的特性外,与外加的负载共同决定实际的上升与下降时间。其负载可等效为RC电路,上升和下降时间取决与等效的充放电时间常数。当时钟频率较低时,时钟周期相对于上升和下降时间长很多,这时时钟波形看上去是梯形方波。不过,当时钟频率较快,时钟周期相对于上升和下降时间相差无几甚至还短时,就只能看到“正弦”波了。另外,长线传输的低通滤波器效应也会使波形平滑。

那是不是到了SDRAM中还会经过相应的处理将正弦波转换成方波?

A: 数字系统是依靠上升或下降沿来工作的,只要上升沿和下降沿满足器件需求,且逻辑电平也在要求范围之列,是没必要转换的。

示波器的带宽要75*9=675MHz才能正常显示方波,原因是方波是由一系列的正弦波组成

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top