微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 16.2与15.X的转换问题

16.2与15.X的转换问题

时间:10-02 整理:3721RD 点击:

各位大侠们:

      之前有位大侠分享过如何从16.2转换成15.7,请问有谁做出来过?或者说有其它的办法可以解决此问题的?

SPB 16.2与SPB15.7文件转换

一、用SPB 16.2打开15.7设计文件

Cadence SPB 16.2 Design Entry CIS可以直接打开Cadence SPB 15.7 Design Entry CIS 原理设计文件;Cadence SPB 16.2 CB Editor 可以直接打开 Cadence SPB 15.7 CB Editor CB文件和封装文件。

二、用SPB15.7打开16.2设计文件

SPB15.7 Design Entry CIS可以直接打开SPB16.x Design Entry CIS设计文件并进行编辑。但由于Cadence 从SPB16开始元件封装文件和PCB板文件格式发生变化,而且不能存储为低版本文件,因此SPB16.x的封装库和PCB设计文件不能使用PSB15.7打开。如果需要使用SPB15.7打开SPB16.x的设计文件,必须采用间接的手段,具体过程如下:

1. 在SPB16.x中用PCB Editor打开PCB文件;

2. 导出布线文件,具体方法为:File->Export->Router

3. 导出布局文件,具体方法为:File->Export->lacement

4. 退出SPB16.x CB Editor,打开SPB16.x CB Router;

5. Design/Session File选择第2步中导出的布线文件,起动;

6. 利用PCB Router输出任务文件, File->Write->Session;

7. 退出SPB16.x Router;

8. 修改环境变量为SPB15.7,起动SPB15.7 CB Editor;

9. 导入或编辑PCB外形(Outline)要,保持和SPB16.x中的一直,可以采用导出、导入DXF文件的方式实现;

10. 导入网络表文件,如有必要,可以用SPB15.7 Design Entry CIS打开原理图重新生产网络表文件;

11. 导入元件布局文件,File->Import->lacement

12.在Setup->Constraint->Set values在过孔列表中添加第6步中导出的sec文件中列出的过孔(可以文本编辑器查看);

13. 导入布线文件,File->Import->Router,选择第6步中导出的sec文件;

14. OK

★ 注意:SPB15.7不能使用SPB16.x的元件封装库,但SPB16.x可以使用SPB15.7的封装库,为保持转换后封装完全一直,建议所有元件封装库统一采用SPB15.7格式。<!--Element not supported - Type: 8 Name: #comment-->

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top