微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 下面我就介紹一下本人一年來對主板理解程度.說得不好請大家多多指點:

下面我就介紹一下本人一年來對主板理解程度.說得不好請大家多多指點:

时间:10-02 整理:3721RD 点击:
下面我就介紹一下本人一年來對主板理解程度.說得不好請大家多多指點:
首先在做圖之前應對一些重要信號進行Space設置和一些線寬設置,如果客沒有Layoutguaid,這就要求我們自已要有這方面的經驗,,一般情況下我們要注意以下信號的基本走線規則:
1、CPU的走線:
     CPU的走線一般情況下是走5/10 Control線間距要稍大些,在20mil左右,
<1>Data線(0-63) 64根;
<2>Address線(3-31) REQ(0-4)等
<3>Control線(一般分佈在data線和Address線的中間)
Data線走線時每16根線為一組走在一起,走同層。
(0-15)(16-31)(32-47)(48-63)且每組分佈2-3 根控制線,
Address線走線時每16根為一組走在一起,走同層,所不同的是Address線是從(3-31)前面(0-2)沒有。一般分2組,<1> (3-16) 加5根REQ的線,18根;
                                    <2> (17-31)  16根;
CPU信號走線時還應與其他信號用20-30mil的GND線分開,如DDR的信號,以方便打VIA下內層GND,起到包地的作用。
2、DDR信號:
     DDR的線除Control線外,一般也是走5/10   Control線要保持20mil的線距,
和CPU一樣也主要分為以下3類:
<1>Data線(0-63) 64根
<2>Address線(0-13)另外還有一些其他名字的address信號線,
<3>Control線(一般分佈在data  和  address的線中間)
Data線走線時每8根為一組另加DQM,DQS2根Control線走在一起,走同層,主要分組方式為:
     MD (0-7)       加    DQM0    DQS0
     MD (8-15)      加    DQM 1    DQS 1
     MD (16-23)     加    DQM 2    DQS 2
     MD (24-31)     加    DQM3    DQS 3
     MD (32-39)     加    DQM 4    DQS 4
     MD (40-47)     加    DQM 5    DQS 5
     MD (48-55)     加    DQM 6    DQS 6
     MD (56-63)     加    DQM 7    DQS 7
Address線儘量全部走在一起;
另外DDR部分還有3對CLK 線如果是雙通道的DDR則有6對CLK線,CLK配對走,與其他信號應至少保持20mil以上的間距。
DDR和CPU 一樣也應與其他信號用20-30mil的GND信號隔開,主要是CPU和AGP的信號
3、CLK信號:
CLK信號是主板當中最為重要的信號,一般大至有以下幾種:
<1>200兆
<2>100兆
<3>66 兆
<4>48 兆
<5>16 兆
一般前2種主要是用於CPU 和 NB 當中,為高頻CLK線,應至少保持25mil以上的間距,配對走,一般走5/7,
第3種主要用於DDR 和SB 當中,走20/7/5/7/20,
第4種一般用於PCI 和 AGP 當中,走20/7/5/7/20,
第5種一般用得很少,主要是用於一些小的IC.和AUDIO 部分,這種CLK相對前幾種要稍顯得不是那麼的重要,走15/5/15即可,
CLK信號還應少打via,一般不可超過2個VAI.走線時儘量參考到GND.晶振在元件面不可走線,晶振的信號儘量要短。
4、IDE信號:
IDE信號主要有(pd0-15)16根線加2根控制線,還有一些其他信號的線,控制線一般在25pin,和27pin,Space走10/5/10即可,
5、USB信號:
USB1.0    走10/10/10.與其他信號空20mil以上即可;
   USB2.0    走7.5/7.5/7.5與其他信號空20mil以上即可;
走線時儘量參考到GND層。少打VAI,儘量不要超過2個VAI.
6、LAN信號:
  LAN,信號一般有2對信號,配對走,走20/7/5/7/20或20/10/10/10/20.
走線時儘量參考到GND層。少打VAI,儘量不要超過2個via.
7、AUDIO 信號:
AUDIO 信號一般走10/10即可,一般不能穿其他信號區過,其他信號區也不能穿AUDIO區過。
8、VLINK信號
    VLINK信號一般有11根data線和2根控制線,2根控制線配對走,VLINK 信號的間距要大一些,至少要保持15mil 以上,2根對線與其他VLINK信號要保持20mil的線距。不要超過2個via,要包地。
9、PCI信號:
PCI信號要求不是那麼的高,,走5/5/5即可。
10、電源信號:
電源信號走線時應注意線寬,主要是要分清電源的來源和電流量,一般我們1A走40mil線寬即可,線寬不夠時可考慮鋪銅或切到內層,應儘量不要與重要信號走太近。
       以上幾點差不多介紹了本人對本項技能的理解程度,本人將會繼續努力,對各種類型的信號和走線要求作進一步的瞭解和認識

你这种经验和理解成都,貌似搜索引擎都可以搜索到吧,而且还是出奇的一致呢

2楼的好诚实,呵呵

我觉的小编写的很好,而且一看就知道是做过主板的,好像还是工控主板,如果真是自己的心德的话,看来还是有一定的功力的,顶!

这没什么,做主板现在不行了

你就算会,也不用这么说别人吧,不管哪来的,自己理解了,懂了就是他自己的东西了.

我个人觉得小编还有很多需要加强的地方。

1,不同领域,不一样平台的chip会有不一样的BUS.得看具体情况。

2,走什么线宽线距主要是因为阻抗要求。因为不同的阻抗要求,不同的叠构,要求走的线宽线距也会不一样。

小编应该先介绍你所从事产品的领域开始啊。要不然容易误人子弟。

  CPU的走線一般情況下是走5/10 Control線間距要稍大些,在20mil左右,

上句话中的5/10是什么意思啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top