微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 关于allegro封装器生成程序的一点疑问

关于allegro封装器生成程序的一点疑问

时间:10-02 整理:3721RD 点击:

例如allegro封装器生成程序中padstacks中Lead 0.7这一栏 Anti  Pad是1.8,但实际焊盘的Anti  Pad是2.15,其他的也差不多,Anti  Pad都比表上的大。这是怎么回事?

对不起,由于我的PCB过去只用DRC+OVERSIZE,很少用ANTI来控制,所以那个生成器对PTH焊盘没有仔细确认ANTI等的数据(只考虑了PAD和HOLE),下一版本(0.05)会更正这个错误的了。

涉及到PTH焊盘的都存在这个问题,烦请RichardLC修改。另外0.05版何时能出来,翘首以盼啊。

 15.2版本的是不是不能用?0.08版本的,做封装的时候一直出错.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top