微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > Allegro敷铜时遇到的一个问题和解决方法

Allegro敷铜时遇到的一个问题和解决方法

时间:10-02 整理:3721RD 点击:
在对一块双面板进行动态敷铜时,在设置铜皮GND网络属性后,发现铜皮对其中的一些随机走线没有做出正确避让,百思不得其解。后来将setup-Drawing size-Accuracy由3改为2后,问题自动解决。是否Allegro还有一些BUG?我用的是Allegro PCB Design V15.5

还有不少的bug的。慢慢还能发现。

其实以mils为单位,精度为2(小数点后两位)已经足够了。

这种避让不正常的事情市场发生。

有时候调整一下该处的走线就可以了。

有的时候就要受冻修改shape的boudury.

mil 确实之需要0.01的精度就非常了。用整数的mil都可以,软件跑起来还快一些呢

有的BUG很烦,比如有时铺铜,怎么会铺不完全,没有元件和线挡住,铺不进去.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top