微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Cadence Allegro > 自己建封装,导入netlist时出现的错误。

自己建封装,导入netlist时出现的错误。

时间:10-02 整理:3721RD 点击:

下面是错误的代码提示,希望各位达人指教!在此小弟有礼了。

 

#1   ERROR(305) Device/Symbol check error detected.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '1'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '10'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '2'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '3'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '4'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '5'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '6'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '7'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '8'.

Symbol 'QCS10H' for device 'CN10-D_QCS10H_CN10-D' is missing pin '9'.

 

建一个 QCS10H 的device就可以了

你建的库,每个Pin没有Pin Number,或者你的Pin Number不是1,2,3,..10。而是其他的名字。PCB库与原理图的库Pin没有做到一一对应。所以找不到。

还有,如果你用Orcad出网表,需要提供Device文件

而用Candence自带的Capture CIS出网表的话,则不需要提供Device文件

多试试,就可以知道问题了。

我觉得可能是你的原理图封装做错了,如果那个器件是header25x2,是要标管脚名的~~~~pcb的封装你总不会做错吧~~~~

还可以吧

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top