微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 控制ad5331进行数模转换的Verilog问题

控制ad5331进行数模转换的Verilog问题

时间:10-02 整理:3721RD 点击:
各位仁兄,请问在wr下降沿时将待转换成模拟电压的10位0数字信号写进并口,模块逻辑图上显示是写进input——register,然后再ldac的下降沿在写进dac——register,通过10位dac模块转换,问题是我的vout没有信号,用示波器采集也是没有信号,输入的十位数字信号是之前输入正弦波然后通过模数转换得到的,输出的应该也是接近正弦波的啊。求这块算法怎么实现,附上模块功能图。



已退回2积分

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top