微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > DSP学习交流 > C6748 数据采集和处理 程序逻辑不一样导致处理速度明显降低

C6748 数据采集和处理 程序逻辑不一样导致处理速度明显降低

时间:10-02 整理:3721RD 点击:

       我在用c6748完成音频信号的采集,使用DMA做pingpong 采集,采样率94KHZ,对采集后的数据做FFT处理。        我发现如果DMA  buff长度设置为N,每采集完一个buff就做N点的FFT速度完全来的及,可以实时处理。        但是我用另一种方式,DMA buff大小任意设定(例如2*N+1),每采集完N点做FFT后让指针偏移到下个N点循环做FFT(程序里有判断是否有大于N点的数据待处理),这种方式处理速度明显跟不上采集速度,要慢上4-5倍,为啥会这样?求指教!

我也遇到过这种情况,也没搞懂

是不是跟DSP的流水结构有关系?问题解决了吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top