微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > ddr3仿真结果电平的查看

ddr3仿真结果电平的查看

时间:10-02 整理:3721RD 点击:
我有个疑惑,现在我仿真出来了,写信号时,我选择不同的odt,但是dq线都没有过冲,那我该怎么选择?求给出指导
贴上我的结果
这四个都没有过冲,都是满足要求的,我感觉是odt60最好,因为最接近vdd值,但是其他的应该也是满足的啊,
还是说我应该对这四种odt都再结合读信号再看下,或者包括dqs,结合tdac再看下?





大神呢

ODT要和传输线去匹配时最佳的。
同时和拓补也有一定的关系。
不过你说没有过冲,那么这种类似振铃的波形是怎么出现的呢?

我理解是这些值都没有超过vdd的值,,不加odt和odt120直接都超过vdd好多了,大概在2.0v,这种在我心目中就超过第一张图片了。
像小编说的振铃,sstl电平不是允许有一定的振铃裕量吗?(图二)
我只要振铃的值不超过规范的要求范围就可以了吧。我觉得三个图都没超过啊,



我没说振铃超过了规范,我只是说你理解的没有过冲是不成立的,过冲是肯定有的,只是是否满足规范而已。
关于选择,你做ff,ss,fs,sf几种模式来确认就好,这些严苛情况都满足的就是最好,同时优先选择odt小的,省电。

我一直理解的过冲就是超过vdd的值大于0.4v了,经过刚才小编说没有过冲,不成立,让我顿时思考到了过冲的定义,主要阻抗不匹配引起的,而pcb上出pin点,package内部,pcb上的过孔肯定都会引起阻抗不匹配,所以振铃是肯定有的,我一直纠结了很久为什么波形不完美的问题顿时想通了。  多谢小编!
还有个新问题,就是除了dq线满足要求外,同一个odt的值,dqs的电平是不是也要查看下?
但是dqs的电平查看真麻烦,还有量slew rating,然后才能看tdac的值。,

还有就是我很纠结的是,1.比如说在odt20的时候,振铃满足高低电平要求,但是电平只能到1.2v,但是odt60的时候,电平可以到1.5v,那我是不是应该选用odt60呢?这个信号的电压幅值是1.2或者1.5v究竟有没有参考意义呢?
2  . 你说的做ff ss fs sf,但是我一直好像只关注ff ss type,这个fs 和sf的目的何在?我一直都没勾选
3 .  图二中的 左边和右边有什么区别,我感觉右边很常见,貌似左边没咋见到过,电平很容易就超过0.95v了,
4.   上图二中图形应该就只是指写信号的时候吧,读信号好像给出的图就不一样了,然后读信号的时候,参考电平就变了,变成voH了,但是吧,systerm si 好像没给出voH的参考电平?我是不是还要自己定义下?
我发现我好多问题啊,我决定开个帖子,把自己理想的整理下,小编到时候来帮我看看,我哪里理解错了吧。

好像是ODT大的消耗的电流小吧

odt阻抗大的消耗电流小。
我这里说的odt大小是其使voltage swing缩小的能力,不是指匹配电路单阻抗值。

ODT是为了防止过冲超过通信的电平(不知道你的是DDR几),所以最好的ODT值是信号刚刚好在通信的电平以下一点点的位置

ddr3,通信电平1.5v,所以最好的是odt60

没错,就是这样

恩,感谢,。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top