微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 如何确定信号线需要做等长处理以及其长度的公差?

如何确定信号线需要做等长处理以及其长度的公差?

时间:10-02 整理:3721RD 点击:
在PCB设计中,经常遇到要做等长处理,对于常见电路如DDR3等就直接进行了等长处理,可有时候遇到的网络不常见,不知道需不需要做等长,如果需要又是如何来确定这个等长误差,这个问题一直困扰着我,有没有大师能给解释一下?

如果我说仿真可以决定你要不要等长你一定不信。
等长的目的主要是为了满足时序。调整线宽的目的主要是为了高低电平寄存有效的time以及可靠的单调性。
所以准确的模型可以用来确定你是否一定要做等长。
至少我所了解的很多项目中,等长的DDR性能未必是最好的。一定是有某些走线长一些,有些走线短一点可以满足最佳的时序或者最佳的眼图。

我相信cousins。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top