微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 求助,大哥大姐帮忙,差分线的阻抗,我这样设置可以吗?

求助,大哥大姐帮忙,差分线的阻抗,我这样设置可以吗?

时间:10-02 整理:3721RD 点击:
附件里即为我设置的参数,我这里再复述一遍:
差分线在顶层,以GND为参考!
差分线宽9mil,线距10mil,厚度2mil,板材FR-4(介电常数我选4.3,不知道是否合理)
不知道这样的参数能否满足阻抗100~105欧的匹配?
在画pcb板的时候板层的厚度是要改成图示参数还是只要跟厂家说一下而保持缺省参数?


你如果使用allegro,直接可以在PCB SI中计算差分阻抗的。
如果没有, 你可以依据你的参数设置在PolarSI中计算。

用si8000有个问题,si8000里对于线的宽度有两个值,w1和w2,w1是自己设定的线宽,w2是腐蚀后的顶部宽度,w2我不知道该怎么定!
介电常数是有个范围的,我不知道选4.3是否合理?si8000默认是4.2
在画pcb板的时候板层的厚度是要改成图示参数 还是 只要跟厂家说一下而保持缺省参数不改?
请赐教!

对阻抗影响最大的是介电常数,其次是与参考平面的距离,再次是线宽,线距。
介电常数根据信号的频率设置,30M以上的取4.6或4.7就可以了。
与参考平面的距离,要跟厂家协商。
阻抗误差+/-5欧姆
要不,干脆直接询问厂商。

首先,要了解你准备要加工厂家的介质材料的资料,及其加工的侧蚀因子,但是设计时计算阻抗要以你自己计算的为准,投版时厂家会找你确认的,阻抗一般满足+-10%

谢谢各位的帮助

我一般设置是W1-W2=1mil的 也就是侧蚀后减小1mil;
介电常数你得问问PCB厂子吧

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top