上拉电阻和下拉电阻的简单介绍!
加接电源电阻--上拉
对于漏极开路或者集电极开路输出的器件需要加上拉电阻才可能工作。
另外,普通的口,加上拉电阻可以提高抗干扰能力,
但是会增加负载。
最常见的用途是,假如有一个三态的门带下一级门.
如果直接把三态的输出接在下一级的输入上,当三态
的门为高阻态时,下一级的输入就如同漂空一样.
可能引起逻辑的错误,对MOS电路也许是有破坏性的.
所以用电阻将下一级的输入拉高或拉低,既不影响逻辑
又保正输入不会漂空.
所以叫简单介绍!
上拉可以用来提高驱动吗?
再细一点就好了
加接地电阻--下拉! 加接电源电阻--上拉,我个人不同意这种说法.
比如一个输入引脚,它是负5伏为高电平,正5伏为低电平,那么接个正5伏的电压是拉高还是拉低?当然是拉低了.那么这接上电源就是上拉嘛?
加接地电阻--下拉!
加接电源电阻--上拉!
我个人不同意这种说法!
比如一个输入引脚,它是负5伏为高电平,正5伏为低电平,那么接个正5伏的电压是拉高还是拉低?当然是拉低了.那么这接上电源就是上拉嘛?
或是一个1.2-2伏为低电平,2.7-3.5伏为高电平的输入引脚,接个1.5伏的电源也是搞高嘛?也叫上啦嘛?
“负5伏为高电平,正5伏为低电平”,举个例子看看,什么型号的器件是这样工作的?
负逻辑器件就有这样的,就像RS-232就是采用负逻辑,具体底电平是正多少伏电压,高电平是负多少伏电压,不是的负逻辑器件有不有的参考电压(确切点是参考电压范围),前面说的电压,只是随便说个电压值好说明问题.
楼上说的是232的负逻辑电平定义,原来的说法改为:接高电平为上拉,接低电平为下拉,这样更准确了,值得注意的是,除了我们常说的上拉外,还有弱上拉的说法,具体表现为上拉电阻阻值变大。
[ 本帖最后由 alooha 于 2007-9-20 09:32 编辑 ]
负逻辑器件就有这样的,就像RS-232就是采用负逻辑,具体底电平是正多少伏电压,高电平是负多少伏电压,不同的负逻辑器件有不同的参考电压(确切点是参考电压范围),前面说的电压,只是随便说个电压值好说明问题.
要确定是上拉还是下拉,还要具体看电阻所接的那个管脚是低电平有效还是高电平有效,不过大多情况都是接电源就上拉,接地就下拉,因为如果说接地和接电源(电源低于多少伏)都是让它拉低,一般是不会接电源让它下拉的,因为这样会增加功耗.
想要了解的更清楚更仔细,请去多查阅有关书籍.
判断上下拉电阻跟输出是低电平有效还是高电平有效应该没有直接关系,不管是正逻辑还是负逻辑,都可以简易判断为:凡是拉向逻辑高电平的就是上拉,凡是拉向逻辑低电平的就是下拉。对于232,逻辑“l”:-5V~-15V;逻辑“0”:+5V~+15V,对于常见LVTTL,逻辑“1”:2V~3.3V,逻辑“0”:0V~0.4V。
[ 本帖最后由 allen 于 2007-9-22 16:38 编辑 ]
“逻辑”两字讲的很到位。其实在仿真过程中就能很清楚的看到上下拉电阻的作用
学习了
虽然看不懂,还是要鼎一下
