微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 关于元件规则应用(POWERPCB)的问题请教各位高手!

关于元件规则应用(POWERPCB)的问题请教各位高手!

时间:10-02 整理:3721RD 点击:
请教各位,默认间距是10MIL,但板上有一个器件引脚的间距只有8MIL,于是直接在该器件的规则里面将间距设置为6MIL(对全部),但是在检查的时候还是报错说间距小于10MIL,器件的规则优先级不是高于默认的吗?怎么不行呢,还请知道的高手给于指教!

我也遇到了,顶起,等高手

贴子发了1个星期了,也没有消息, ,是不是问题太简单了,还高手没看见?  

管理员能否考滤把这个贴高亮,置顶一下

部分规则在POWEPCB里面是无效的,只针对ROUTER有效.包括元件类规则,还有类似于走线居中宽度,蛇形线参数等.但在POWERPCB或ROUTER里面均可以进行设置,HELP会有说明

那怎样区分是不是真的报错呢?

怎么提问题和回答问题的人这么少,,    都是些灌水的      好好的贴又沉了,心里不是滋味,

再有恶意灌水的小编可以直接扣分,在评分时填负值即可。

在参数优化设计下有没有把在线规则打开嘛

长见识一下。

上一篇:永不消失的属线
下一篇:电容分类介绍

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top