微波EDA网,见证研发工程师的成长!
首页 > 通信和网络 > 通信网络技术文库 > AMD推出代码裁减技术,用于下一代微处理器

AMD推出代码裁减技术,用于下一代微处理器

时间:08-06 来源:eeworld 点击:
AMD公司近日宣布推出一种代码裁减技术,计划2009年用于该公司的下一代微处理器|0">微处理器。

SSEE5是AMD公司的86指令集的新扩展,该规范通过减少实现一个特殊结果所需要的指令数,打算最大化在平台上运行的各种应用的效率。

SSE在1999年推出,代表着流SIMD的扩展。单指令多数据(SIMD)是用于x86架构的指令集。这种最新的技术是为了提高软件性能而设计的,通过采用专门的指令,能够一次在多条数据上运行。AMD公司表示,SEE对于多核处理技术和专用协处理器的集成是重要的,但是,对于提高软件性能也一样重要。

SSE5增加了输入或操作数的数量,x86指令能够处理两或三条指令。AMD表示,这样的性能目前仅仅在某些RISC架构上才可能实现。此外,该规范引入了"fused multiply accumulate(保险乘法累加)"指令,它把乘法和加法组合起来,从而能够跟一条指令迭代计算。代码的简化使处理器能够执行更为现实的图像遮蔽、快速照相透视图、复杂向量数学的执行以及其它计算密集的事情。

AMD已经通过其网站向开发商供应SSE5。AMD计划在下一代处理器核-代码名称为Bulldozer-中实现该规范。

AMD常常新先进的新芯片平台领域推出跟开发商有关的技术。例如,在2005年,该公司发布了早期版本的虚拟技术,代码名称为Pacifica。最近,AMD推出了轻量规范的提议,该规范的设计有助于开发商构建用于多核的计算。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top