微波EDA网,见证研发工程师的成长!
搜 索
首页
微波射频
射频和无线通信
天线设计
硬件设计
PCB和SI
通信和网络
测试测量
应用设计
研发杂谈
研发问答
首页
>
通信和网络
>
通信网络技术文库
> 基于PAS6301的ONU硬件设计
基于PAS6301的ONU硬件设计
时间:09-26
来源:国外电子元器件
点击:
4 存储模块
4.1 FLASH
我们采用S29GL032M90芯片作为Flash存储器。它采用了0.23μm的MirrorBit技术,接入时间高达 90 ns,读写只需要3伏特的电压。在电压发生变化时,它的低电压探测器会自动阻止写操作以保护硬件数据。FLASH和PAS6301的主要引脚连接如图5,相关功能包括:RY_NBY引脚对MEM_IRQO输入CPU中断信号;A[1:22]接收MEM_AD[1:22]的CPU接口地址信号;CPU通过D [0:15]与MEM_D[0:15]
上一页
1
2
下一页
上一篇:
GPON在FTTH中比EPON更有优势
下一篇:
SyChip推其首个移动WiMAX芯片模块
PAS6301
以太网
ONU
硬件设计
相关文章:
以太网接入技术简介
(01-09)
以太网技术的发展
(01-24)
基于PC104总线的嵌入式以太网卡设计
(01-31)
下一代SDH技术发展趋势及应用分析(中)
(01-05)
PLC(电力线通信)技术简介
(01-08)
电信接入网设备的安全和过压防护测试
(01-08)
栏目分类
通信网络业界新闻
通信网络技术文库
热门文章
初步了解IEEE 802.11ah:低于
SKYLAB蓝牙智能锁方案,BLE蓝
物联网的关键技术:LoRa简介与
5G之路:下一代蜂窝通信的主要
Ad Hoc网络协议栈通用要求研究
混合模式下Catalyst 6500/60
北斗模块——GPS+北斗/GLONAS
做个ADSL+LINUX软路由器
Copyright © 2017-2020
微波EDA网
版权所有
网站地图
Top