时钟抖动时域分析(二)
引起。这些谐波的振幅比基频低,且其振幅随谐波阶增加而下降。
在采样时间,基频正弦波及高阶谐波与输入信号混频,如图 16 所示。(为了简单起见,仅显示了一个谐波。)因此,三阶谐波周围的相位噪声与输入信号混频,而第三谐波也形成一个混频结果。但是,由于时钟信号的第三谐波的振幅更低,因此该混频结果的振幅也被降低。
图16采样时间时钟基频及其谐波与输入信号混频
两个采样信号组合在一起时,我们可以看到,一旦振幅差异超出 ~3 dB 时,由第三谐波引起的总相位噪声减弱为最小。由于基频和第三谐波之间的交叉点为 2 × fs,将宽带相位噪声积分至 2 × fs 可以得到相当准确的结果。
如后面图 19 所示,CDCE72010 的未滤波 LVCMOS 输出相位噪声在 –153 dBc/Hz 附近稳定,其始于 ~10 MHz 偏移频率,原因可能是 LVCMOS 输出缓冲器的热噪声。ADS54RF63 EVM 具有 ~1 GHz(受限于变压器)的时钟输入带宽;因此理论上而言,应该可以对相位噪声求积分为 ~1GHz(在900-MHz 偏移频率的 3dB 时下降)。这会带来 ~1.27 ps 的采样时钟抖动,并将 fIN = 1GHz 的 SNR 降至 ~42.8 dBFS!
图17低通滤波器前面添加RF放大器来降低转换速率
图18不同低通滤波器限制相位噪声
图19外推 (extrapolate)123-MHz 偏移频率的未滤波相位噪声
实际 SNR 测量结果比表 6 所列要好不少。对比实际测量结果,计算得时钟抖动和 SNR 之间存在巨大的差异。这表明,LVCMOS 输出的相位噪声实际较好地限定在由变压器决定的 900-MHz 偏移频率界限以内。
表61.27-ps 时钟抖动的SNR 结果
为了证明未滤波时钟信号的相位噪声需要积分至约两倍采样频率,我们实施了如下试验:在 CDCE72010 输出和 ADS54RF63 时钟输入之间添加不同的低通滤波器。
需要注意的是,与先前试验中的带通滤波器一样,3X 时钟频率以下带宽的低通滤波器降低了时钟信号的转换速率。低通滤波器消除了会产生更快速时钟信号升时间和转换速率的高阶谐波,从而增加了 ADC 的孔径抖动。正因如此,我们将前面试验的相同低噪声 RF 放大器添加到时钟通路,并且利用可变衰减器让转换速率匹配信号生成器(参见图 17)。
将不同转角频率的低通滤波器用于 ADS54RF63 的采样时钟(如图 18 所示),得到了一些如表 7 所列有趣值。该试验结果表明,LVCMOS 输出对时钟抖动的相位噪声影响被限制在约 200 到 250 MHz,其相当于 122.88-MHz 时钟信号的 80-MHz 到 130-MHz 偏移频率,并约为 2x 采样频率。因此,将宽带相位噪声扩至 123-MHz 偏移频率,会产生 ~445 fs 的时钟抖动,如图 19 所示。理想情况下,积分下限应该位于 500 Hz 处(原因是选择的 131000点FFT);但是,500-Hz 到 1 kMz 偏移频率的抖动贡献值极其低,因此为了简单起见其在本测量中被忽略。
表7ADS54RF63 的测得SNR
利用调节后的相位噪声曲线图,计算得抖动较好地匹配了 SNR 测量结果,其在 ADS54RF63 和 ADS5483 的 10 到 30 fs 范围内(参见表 8)。考虑到在第三谐波周围可能存在相位噪声的较小时钟抖动影响,该计算得 SNR 只是一种非常接近的估算结果。
表8445-fs 时钟抖动的SNR 结果
表9滤波后及未滤波时钟的测得SNR
结论
本文介绍了使用某个滤波或未滤波时钟源时,如何正确地估算数据转换器的 SNR。表 9 概括了得到的结果。尽管时钟输入的带通滤波器对于最小化时钟抖动是必要的,但实验表明它会降低时钟转换速率,并使 ADC 的孔径抖动降级。因此,最佳的时钟解决方案应包括一个限制相噪影响的带通滤波器,以及一定的时钟振幅放大和转换速率,目的是最小化 ADC 的孔径抖动。
本系列文章的第 3 部分将介绍一些如何提高现有时钟解决方案性能的实用实施方法。
- DPA-Switch为应对PoE受电设备设计挑战提供有效解决方案(11-06)
- 在射击探测器中增加口径确定功能的简单电路(11-13)
- 用LatticeXP FPGA 桥接吉比特媒体独立接口(01-18)
- 单片机与串行AD转换器TLC0834的接口设计(01-22)
- 8位高速A/D转换器TLC5510的应用(02-16)
- 改善平板显示器的音频性能(02-13)