微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > 在ADSP-BF561上实现与优化的H.264

在ADSP-BF561上实现与优化的H.264

时间:04-11 来源:3721RD 点击:

3.2 测试序列测试结果
  对三种测试序列在总线频率120MHz下进行优化前后帧率测试,结果如表2所示。从表2可以看出,采用以上优化方法能显著提高帧率。

3.3 不同数据总线频率下测试结果
  对于不同的总线频率,优化后编码帧率不同,结果如表3所示,采用的测试序列为foreman。

  本文介绍了H.264标准的框架,研究了X264软件的实现方案,对ADSP-BF561处理器体系结构进行分析,提出了一套X264优化方案,包括:算法替代和改进、内联函数、汇编代码编写、高速存储器应用等。测试结果表明,优化后的算法编码效率有显著提高,具有很强的实用价值。但是,本文主要从编码速度和效率两方面对编码器进行优化,在复杂度和编码质量上仍需不断对关键算法进行分析整合,提出新的优化算法。同时,编码器的码率控制尚未完善,如何在降低计算复杂度的前提下有效进行码率控制,需进一步研究。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top