微波EDA网,见证研发工程师的成长! 2025婵犵數濮烽弫鍛婃叏閹绢喗鍎夊鑸靛姇缁狙囧箹鐎涙ɑ灏ù婊呭亾娣囧﹪濡堕崟顓炲闂佸憡鐟ョ换姗€寮婚敐澶婄闁挎繂妫Λ鍕磼閻愵剙鍔ゆ繛纭风節瀵鎮㈤崨濠勭Ф闂佸憡鎸嗛崨顔筋啅缂傚倸鍊烽懗鑸靛垔椤撱垹鍨傞柛顐f礀閽冪喖鏌曟繛鐐珕闁稿妫濋弻娑氫沪閸撗€妲堝銈呴獜閹凤拷04闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑鐐烘偋閻樻眹鈧線寮撮姀鈩冩珕闂佽姤锚椤︻喚绱旈弴銏♀拻濞达綀娅g敮娑㈡煕閺冣偓濞茬喖鐛弽顓ф晝闁靛牆娲g粭澶婎渻閵堝棛澧遍柛瀣仱閹繝濡烽埡鍌滃幗闂佸搫娲ㄩ崑娑㈠焵椤掆偓濠€閬嶅焵椤掍胶鍟查柟鍑ゆ嫹23闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑鐐烘偋閻樻眹鈧線寮撮姀鈩冩珖闂侀€炲苯澧扮紒顕嗙到铻栧ù锝堟椤旀洟姊洪悷鎵憼闁荤喆鍎甸幃姗€鍩¢崘顏嗭紲闂佺粯鐟㈤崑鎾绘煕閵娿儳鍩g€殿喖顭锋俊鎼佸煛閸屾矮绨介梻浣呵归張顒傜矙閹达富鏁傞柨鐕傛嫹 闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑鐐烘偋閻樻眹鈧線寮撮姀鐘栄囨煕鐏炲墽鐓瑙勬礀閳规垿顢欑紒鎾剁窗闂佸憡顭嗛崘锝嗙€洪悗骞垮劚濞茬娀宕戦幘鑸靛枂闁告洦鍓涢敍娑㈡⒑閸涘⿴娈曞┑鐐诧躬閹即顢氶埀顒€鐣烽崼鏇ㄦ晢濠㈣泛顑嗗▍灞解攽閻樺灚鏆╁┑顔芥尦楠炲﹥寰勯幇顒傦紱闂佽宕橀褔鏌ㄩ妶鍡曠箚闁靛牆瀚崗宀勬煕濞嗗繑顥㈡慨濠呮缁辨帒螣閼姐値妲梻浣呵归敃銈咃耿闁秴鐒垫い鎺嶈兌閸熸煡鏌熼崙銈嗗濠电姷鏁告慨鐑藉极閸涘﹥鍙忛柣鎴f閺嬩線鏌熼梻瀵割槮缁炬儳顭烽弻锝夊箛椤掍焦鍎撻梺鎼炲妼閸婂潡寮诲☉銏╂晝闁挎繂妫涢ˇ銉х磽娴e搫鞋妞ゎ偄顦垫俊鐢稿礋椤栨氨鐤€闂佸憡鎸烽懗鍫曞汲閻樼數纾藉ù锝呮惈椤庡矂鏌涢妸銉у煟鐎殿喖顭锋俊鎼佸煛閸屾矮绨介梻浣呵归張顒傜矙閹达富鏁傞柨鐕傛嫹
首页 > 硬件设计 > 嵌入式设计 > 6核DSP加快LTE配置级别及下一代无线标准

6核DSP加快LTE配置级别及下一代无线标准

时间:01-09 来源: 点击:
下一代的无线通信标准LTE在提供高数据速率的同时,对系统成本、数字信号处理能力提出了更高的要求。飞思卡尔半导体公司推出的6核DSP MSC8156采用SC3850 StarCore DSP内核和45nm工艺,处理能力高达48000MMACS,是4核DSP MSC8144处理性能的两倍,2个用于在系统存储器和处理器内核间传送数据的主总线的吞吐量高达50Gbps,可大幅提高无线宽带基站设备功能,并提供主流及最新网络配置所要求的灵活性、集成性及经济性。

强劲的内核

每个StarCore DSP SC3850内核的时钟频率为1GHz,每个内核都有4个ALU,每个ALU具有2个16×16 MAC,在1GHz频率下,每个ALU每秒可执行80亿次乘累加操作,即8000(MMACS),使MSC8156的总处理能力高达48000MMACS。每个内核具有32KB的8-way L1指令缓存、32KB的8-way L1数据缓存、512KB的8-way L2统一的指令/数据缓存(可配置成M2存储器)、存储器管理单元(MMU)、增强的可编程中断控制器(EPIC)、调试和分析单元(DPU)、2个32位定时器。处理器的内核电压为1V,I/O电压为1.0V、1.5 V、1.8V和2.5V。

闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾剧懓顪冪€n亝鎹i柣顓炴閵嗘帒顫濋敐鍛婵°倗濮烽崑娑⑺囬悽绋垮瀭濡わ絽鍟粻娑樏归敐鍛础缂佸鑳剁槐鎾诲磼濮橆兘鍋撻悜鑺ュ€块柨鏇氱劍閹冲矂姊绘担鍛婂暈闁荤喆鍎抽幑銏狀潨閳ь剙顕f繝姘亜缁炬媽椴搁弲顒勬⒑閹稿海绠撴繛璇х到鏁堟俊銈呮噺閸嬧剝绻濇繝鍌涘櫣妞わ絽銈搁幃浠嬵敍濞戞ɑ璇為梺璇″枟閻燂妇鎹㈠┑瀣倞闁靛ě鍐ㄥ婵犵數濮烽弫鎼佸磹椤栫偛鐒垫い鎺戝绾惧鏌熼崜褏甯涢柣鎾寸洴閹鏁愭惔鈥茬敖婵犫拃鍐粵闁逛究鍔嶇换婵嬪川椤曞懍鍝楅梻浣告贡閹虫挾鈧氨澧楁穱濠囧箹娴h倽銊╂煥閺冣偓閸庡磭绱為幒妤佲拻闁稿本鐟ㄩ崗宀勬煙閾忣偅宕岀€规洜鏁诲浠嬵敇閻愭鍞甸梻浣芥硶閸o箓骞忛敓锟�...

MSC8156在6次迭代的Turbo编码时的性能为200Mbps,在K=9(zero tail)的Viterbi编码时的性能为115Mbp,在执行128、256、512、1024或2048点的FFT/iFFT变换时的采样率为每秒3.5亿次,1536点的DFT/iDFT变换时的采样率为每秒1.75亿次。

丰富的集成资源

MSC8156内部集成了32通道的DMA控制器;2个时钟为400MHz的DDR控制器;2个频率高达500MHz的RISC内核QUICC引擎可独立于DSP内核实现并行的包处理;1056KB共享的M3存储器;2个DDR控制器;2个serial RapidIO接口;2个千兆位以太网控制器;1个PCI-Express控制器;4个256通道时分复用(TDM)接口;1个16位双向通道DMA控制器;1个SPI接口;1个UART接口和I2C接口;支持2个4x SerDes端口的HSSI;4个TDM接口,UART和I2C接口;8个软件看门狗定时器;16个16位定时器;8个硬件信号量;32个可复用接口信号和IRQ输入的端口;3个输入时钟和5个PLL,符合IEEE标准的JTAG测试接入端口(TAP)和边界扫描架构,有等待、停止和断电三种低功耗待机模式,优化的电源管理电路。

MSC8156DSP针对基带(称为MAPLE-B)提供的在线多加速器平台引擎技术,与6个完全可编程的DSP内核一起操作,以支持3G-LTE、TDD-LTE、TD-SCDMA和WiMAX标准,并且达到HSPA和HSPA+的码速率。在单个平台上实现多标准功能,就不再需要根据不同基站标准重新设计硬件,因此该器件可在宏(Macro)基站、微(Micro)基站和微微(Pico)基站的不同尺寸之间进行扩展。MAPLE-B包括Turbo、 Viterbi、FFT及DFT处理引擎和两个可配置RISC引擎,这些引擎以后可以重新编程,以满足更新需求。
灏勯涓撲笟鍩硅鏁欑▼鎺ㄨ崘

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top